[实用新型]单片微机存储总线控制方式的数码管驱动电路无效
申请号: | 200820091551.3 | 申请日: | 2008-01-07 |
公开(公告)号: | CN201163518Y | 公开(公告)日: | 2008-12-10 |
发明(设计)人: | 江勇;廖慎勤 | 申请(专利权)人: | 江勇 |
主分类号: | G09G3/14 | 分类号: | G09G3/14 |
代理公司: | 深圳市深远专利商标事务所 | 代理人: | 褚治保 |
地址: | 518000广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 单片 微机 存储 总线 控制 方式 数码管 驱动 电路 | ||
1、一种单片微机存储总线控制方式的数码管驱动电路,包括单片微机、锁存器、数码管等结构,其特征在于:锁存地址信号的锁存器(L1)一端通过地址总线(AB)连接于单片微机(A),另一端分别连接于S1、S2、S3、S4、S5、S6、S7、S8八只数码管的公共控制端;锁存数据信号的锁存器(L2)一端通过数据总线(DB)连接于单片微机(A),另一端通过数码管电流驱动电路后作用于数码管阵列的7段位输入端和点输入端;控制总线(CB)分别连接于地址锁存器(L1)和数据锁存器(L2)。
2、按照权利要求1所述的一种单片微机存储总线控制方式的数码管驱动电路,其特征在于:单片微机带外部存储器扩展接口,其数据总线和低地址总线共用P0口;锁存器(U2)输入端被地址锁存信号(ALE)控制,输出端分别连接到一个数码管的公共控制端;锁存器(U3)被写控制信号(WR)控制,输出端的数据信号通过驱动芯片(U5)后控制数码管的7段位输入端和点输入端;锁存器(U2、U3)的芯片使能引脚都被单片微机的选通控制信号(CS)控制。
3、按照权利要求2所述的一种单片微机存储总线控制方式的数码管驱动电路,其特征在于:单片微机(U1)为AT89C51;锁存器(U2、U3)型号为74LS373。
4、按照权利要求1所述的一种单片微机存储总线控制方式的数码管驱动电路,其特征在于:锁存器(U10)连接于单片微机(U9)与驱动芯片(U12)之间,输出数据端与数码管的7段位输入端和点输入端连接;锁存器(U11、U13)并列使用,分别与单片微机(U9)的第一脚至第7脚和第8脚至第15脚的16位地址信号输出接口连接,输出的地址信号分别连接到一个数码管的公共控制端;锁存器(U10、U11、U13)都与写控制信号(WR)连接,三者的芯片使能端均与单片微机(U9)的NGCS0信号脚相连。
5、按照权利要求5所述的一种单片微机存储总线控制方式的数码管驱动电路,其特征在于:单片微机(U9)为S3C44B0X ARM处理器;锁存器(U10、U11、U13)型号均为74HC573。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江勇,未经江勇许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200820091551.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:多晶硅还原炉之水冷电极
- 下一篇:数据恢复的方法及装置