[发明专利]一种FPGA电路故障检测装置有效
| 申请号: | 200810103195.7 | 申请日: | 2008-04-01 |
| 公开(公告)号: | CN101276298A | 公开(公告)日: | 2008-10-01 |
| 发明(设计)人: | 邓珊珊;章立生;谢应科;买鹏 | 申请(专利权)人: | 中国科学院计算技术研究所 |
| 主分类号: | G06F11/10 | 分类号: | G06F11/10 |
| 代理公司: | 北京律诚同业知识产权代理有限公司 | 代理人: | 梁挥;陈振 |
| 地址: | 100080北京*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 fpga 电路 故障 检测 装置 | ||
1、一种FPGA电路故障检测装置,其特征在于,包括输入信号编码器,输出信号解码器和至少一故障探针,其中:
所述输入信号编码器,用于对输入信号进行时间冗余编码;
输出信号解码器,用于使被测FPGA电路输出正确结果;
故障探针,用于对被测FPGA电路的任意一点的输出进行时间冗余解码,比较在不同时间节点上同一输入的输出结果,判断被测FPGA电路故障。
2、根据权利要求1所述的FPGA电路故障检测装置,其特征在于,还包括故障定位器,用于对故障探针的输出结果进行编码,把故障定位到一个较小的局部区域。
3、根据权利要求2所述的FPGA电路故障检测装置,其特征在于,所述进行故障检测的故障探针和进行故障定位的故障定位器包括在被测FPGA电路中。
4、根据权利要求3所述的FPGA电路故障检测装置,其特征在于,所述输入信号编码器的输入信号是被测FPGA电路的原始输入,以及时钟信号;输出信号是被测FPGA电路的输入信号;
输出信号解码器的输入是被测FPGA电路的冗余输出信号,以及时钟信号;输出信号解码器的输出是正常的输出信号。
5、根据权利要求4所述的FPGA电路故障检测装置,其特征在于,所述输入信号编码器的输出信号包括经过编码的原始输入信号,原始时钟信号和经过倍频的时钟信号。
6、根据权利要求1至5任一项所述的FPGA电路故障检测装置,其特征在于,所述输入信号编码器包括一组触发器,一组相等比较器,一组二选一多路选择器。
7、根据权利要求6所述FPGA电路故障检测装置,其特征在于,所述输出信号解码器为一组触发器。
8、根据权利要求1至5任一项所述的FPGA电路故障检测装置,其特征在于,所述故障探针是一个1位输入1位输出的黑盒。
9、根据权利要求8所述的FPGA电路故障检测装置,其特征在于,所述故障探针包括多个触发器,其中一触发器为被测FPGA电路中的工作触发器;其他触发器根据是在时钟信号的上升沿输出冗余结果,还是下降沿输出冗余结果,来决定是上升沿触发还是下降沿触发。
10、根据权利要求2所述的FPGA电路故障检测装置,其特征在于,所述故障定位器还用于压缩故障探针输出的故障信号;
所述故障定位器的信号压缩电路,是把同一个器件内的故障探针输出进行一个或逻辑输出,也就是用一位来表示一个器件是否发生故障。
11、根据权利要求1至5任一项所述的FPGA电路故障检测装置,其特征在于,所述被测FPGA电路由多个小的电路器件组成,这些电路器件工作在经过倍频的时钟频率下,在这些电路器件内部和之间的任意一个节点都可以加入故障探针进行故障探测。
12、根据权利要求11所述的FPGA电路故障检测装置,其特征在于,如果所述被测FPGA电路有反馈回路,则在反馈回路上增加串联一触发器,把反馈输入进行一个工作时钟的延迟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院计算技术研究所,未经中国科学院计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810103195.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:齿轮淬火屏蔽挡液装置
- 下一篇:一种短叶苏木酚固体脂质纳米粒的制备方法





