[发明专利]在硅片上批量设置和读取芯片唯一识别码的方法及电路无效
申请号: | 200810044114.0 | 申请日: | 2008-12-17 |
公开(公告)号: | CN101751592A | 公开(公告)日: | 2010-06-23 |
发明(设计)人: | 毛军华;彭泽忠;刘敬术 | 申请(专利权)人: | 四川凯路威电子有限公司 |
主分类号: | G06K19/07 | 分类号: | G06K19/07;H01L21/00 |
代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 丁纪铁 |
地址: | 621000 四*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 硅片 批量 设置 读取 芯片 唯一 识别码 方法 电路 | ||
1.一种在硅片上批量设置芯片唯一识别码的方法,其特征在于,包括 以下步骤:
1)将硅片上的芯片划分为多个块;
2)根据一个块所包含的芯片数量m,m为大于1的自然数,通过求以2 为底m的对数得到N,N=Log(2)m,当N为整数时,n=N,当N为小数时,n 为N的向上取整,n=floor(N);
3)以第n位为分界将一个块中所有的位分成两部分:从芯片最低位第 0位至第(n-1)位为低端位串,从第n位至芯片最高位第(k-1)位的连续 编码为高端位串,其中,芯片的位长为k,最高位为第(k-1)位,最低位 为第0位;
4)以芯片为单位,以数值0至(m-1)依次设置从第1个芯片至第m 个芯片的低端位串;以块为单位,统一设置块内芯片高端位串的数值;
5)根据步骤4)中的低端位串和高端位串的数值,设置唯一识别码。
2.根据权利要求1所述的在硅片上批量设置芯片唯一识别码的方法, 其特征在于,所述的芯片为射频识别芯片。
3.根据权利要求1所述的在硅片上批量设置芯片唯一识别码的方法, 其特征在于,步骤4)中采用版图设置方法设置各个芯片的低端位串,或者 采用辅助电路方法设置各个芯片的低端位串。
4.根据权利要求3所述的在硅片上批量设置芯片唯一识别码的方法, 其特征在于,步骤4)中采用的版图设置方法有三种:第一种为采用掩模型 只读存储器设置低端位串;第二种为采用连线法设置低端位串,将低端位 串对应于数字电路的n个输入端口,根据低端位串进行编码,将端口分别 连接到高电位或者低电位;第三种为采用短接或断开存储器对应单元的方 法设置低端位串,将存储低端位串的可编程存储器对应的单元短接或者断 开,形成强制输出。
5.根据权利要求4所述的在硅片上批量设置芯片唯一识别码的方法, 其特征在于,当采用掩模型只读存储器设置低端位串,或者采用连线法设 置低端位串时,步骤5)中将步骤4)中设置的低端位串作为独立端口与应 用电路相连接直接构成芯片唯一识别码的低端位串,对一个块中的各芯片 并行写入相同的高端位串,或者在步骤5)中先复制步骤4)中设置的各芯 片的低端位串,并与高端位串合并,形成唯一识别码,将唯一识别码写入 可编程存储器,当采用短接或断开存储器对应单元的方法设置低端位串时, 步骤5)中直接对一个块中的各芯片写入相同的高端位串,而不再对低端位 串进行编程操作。
6.根据权利要求3所述的在硅片上批量设置芯片唯一识别码的方法, 其特征在于,步骤4)中采用的辅助电路方法为加法器串联方法,将m-1个 n位加法器串联起来,每一级加法器在上一级的基础上加1,从0级至m-1 级加法器的输出分别作为第0至第m-1个芯片低端位串的输入。
7.根据权利要求6所述的在硅片上批量设置芯片唯一识别码的方法, 其特征在于,步骤5)中先由给芯片编程的外部设备向芯片传送高端位串的 值,芯片将高端位串和低端位串合并为唯一识别码,再写入可编程存储器, 或者步骤5)中按照矩阵统一编程高端位串,根据对应加法器的输出值分别 写入各芯片的低端位串。
8.一种读取权利要求1所述的芯片唯一识别码的方法,其特征在于, 分别读取唯一识别码的低端位串和高端位串,将两者合并为完整的唯一识 别码,或者当芯片中唯一识别码的高端位串和低端位串相邻且顺序,直接 读取唯一识别码。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川凯路威电子有限公司,未经四川凯路威电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810044114.0/1.html,转载请声明来源钻瓜专利网。