[发明专利]高增益模拟信号处理电路有效
申请号: | 200710147593.4 | 申请日: | 2007-08-28 |
公开(公告)号: | CN101378513A | 公开(公告)日: | 2009-03-04 |
发明(设计)人: | 胡文阁;傅璟军;冯冠中;赵辉 | 申请(专利权)人: | 比亚迪股份有限公司 |
主分类号: | H04N9/04 | 分类号: | H04N9/04;H04N9/64;H04N5/335 |
代理公司: | 北京润平知识产权代理有限公司 | 代理人: | 王凤桐;魏振华 |
地址: | 518119广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 增益 模拟 信号 处理 电路 | ||
1.一种高增益模拟信号处理电路,所述电路包括放大电路,该放大电路包括差分运放器、正输入级电容阵列、负输入级电容阵列、正输出级电容阵列以及负输出级电容阵列,所述正输入级电容阵列、负输入级电容阵列、正输出级电容阵列以及负输出级电容阵列具有输入端和输出端,所述差分运放器具有输入正端、输入负端、输出正端和输出负端;所述正输入级电容阵列的输入端用于输入模拟图像信号,输出端连接至差分运放器的输入正端;所述负输入级电容阵列的输入端用于输入参考电平信号,输出端连接至差分运放器的输入负端;所述正输出级电容阵列的输入端与负输入级电容阵列的输出端和差分运放器的输入负端相连,输出端与差分运放器的输出正端相连;所述负输出级电容阵列的输入端与正输入级电容阵列的输出端和差分运放器的输入正端相连,输出端与差分运放器的输出负端相连;其特征在于,所述放大电路为多个,每一个放大电路的差分运放器的输出正端连接至下一个放大电路的负输入级电容阵列的输入端,输出负端连接至下一个放大电路的正输入级电容阵列的输入端,相邻两个放大电路采用的时钟信号相位相反。
2.根据权利要求1所述的电路,其特征在于,所述电路还包括时钟发生器和延时装置,所述差分运放器还具有时钟信号输入端;所述时钟发生器与每奇数个放大电路的差分运放器的时钟信号输入端连接,用于为每奇数个放大电路提供时钟信号;所述时钟发生器通过延时装置连接至每偶数个放大电路的差分运放器的时钟信号输入端,用于为相邻两个放大电路提供反相的时钟信号;或者,
所述时钟发生器与每偶数个放大电路的差分运放器的时钟信号输入端连接,用于为每偶数个放大电路提供时钟信号;所述时钟发生器通过延时装置连接至每奇数个放大电路的差分运放器的时钟信号输入端,用于为相邻两个放大电路提供反相的时钟信号。
3.根据权利要求2所述的电路,其特征在于,所述时钟发生器为触发器或振荡器。
4.根据权利要求2所述的电路,其特征在于,所述延时装置为反相器。
5.根据权利要求1所述的电路,其特征在于,所述多个放大电路中最后一个放大电路还包括正调节黑背景电容和负调节黑背景电容,所述正调节黑背景电容和所述负调节黑背景电容中的每一个都具有输入端、输出端和控制端,所述正调节黑背景电容的输入端用于输入第一偏移电压,输出端连接至所述多个放大电路中最后一个放大电路的差分运放器的输入正端;所述负调节黑背景电容的输入端用于输入第二偏移电压,输出端连接至所述多个放大电路中最后一个放大电路的差分运放器的输入负端;所述正调节黑背景电容和负调节黑背景电容的控制端与增益控制信号端相连。
6.根据权利要求1或5所述的电路,其特征在于,所述多个放大电路中的至少一个还包括增益控制信号端,所述正输入级电容阵列、负输入级电容阵列、正输出级电容阵列以及负输出级电容阵列还具有控制端,所述控制端与增益控制信号端相连。
7.根据权利要求6所述的电路,其特征在于,所述增益控制信号端为色彩增益控制信号端和/或整体增益控制信号端。
8.根据权利要求5所述的电路,其特征在于,所述多个放大电路中的两个放大电路包括增益控制信号端,并且,一个放大电路的增益控制信号端为色彩增益控制信号端,另一个放大电路的增益控制信号端为整体增益控制信号端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于比亚迪股份有限公司,未经比亚迪股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710147593.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种多功能钢笔
- 下一篇:一种全自动直液式白板笔组装机