[发明专利]BiCMOS工艺中寄生垂直PNP及制备方法无效
申请号: | 200710094506.3 | 申请日: | 2007-12-14 |
公开(公告)号: | CN101459130A | 公开(公告)日: | 2009-06-17 |
发明(设计)人: | 徐炯;周正良 | 申请(专利权)人: | 上海华虹NEC电子有限公司 |
主分类号: | H01L21/8228 | 分类号: | H01L21/8228;H01L27/082 |
代理公司: | 上海浦一知识产权代理有限公司 | 代理人: | 丁纪铁 |
地址: | 201206上*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | bicmos 工艺 寄生 垂直 pnp 制备 方法 | ||
技术领域
本发明涉及半导体制造领域的BiCMOS工艺,特别是涉及BiCMOS工艺中寄生垂直PNP管,以及BiCMOS工艺中寄生垂直PNP管的制备方法。
背景技术
BiCMOS技术是结合双极性晶体管和CMOS这两类半导体结构于一身的技术,它结合了这两种技术的优点,不仅具有CMOS低能耗与高集成度的有点,还具备速度优势。随着半导体器件的规模越练越大,对大规模和超大规模集成电路的性能要求越练越高,对BiCMOS器件的要求也越练越高。
已有的BiCMOS工艺分别形成CMOS、垂直NPN管以及寄生的横向PNP管,其工艺流程包括:埋入层和N型外延层生成、有源区形成、下沉连接层的形成、在CMOS区域形成N阱区、P阱区,然后进行CMOS闸极工艺等,再进行双极性晶体管的生长工艺,包括基极多晶硅的形成,NPN管基极、发射极的形成工艺。其中生成的寄生横向PNP管是通过基极多晶硅作为发射极,N型外延层作为基极,P阱离子注入层为集电极这三个主要步骤形成的。
可以看出,传统的BiCMOS工艺包含了CMOS、垂直的NPN三极管、横向的PNP三极管以及其他的一些电容,但是由于横向的PNP管的基极宽度较宽,渡越时间较长,截至频率较低。由于横向PNP管对BiCMOS工艺的影响,使得该工艺不能满足对芯片集成度要求越来越高的需要。
发明内容
本发明所要解决的技术问题是提供一种BiCMOS工艺中寄生垂直PNP管,为此本发明还提供BiCMOS工艺中寄生垂直PNP的制备方法。
为解决上述技术问题,本发明BiCMOS工艺中寄生垂直PNP的制备方法的技术方案是,包括以下步骤:第一步,在P型衬底上进行埋入层离子注入作为埋入层、N型外延生长以及形成有源区;第二步,下沉连接层离子注入,作为垂直PNP的基极引出区;第三步,进行CMOS的P阱隔离离子注入的同时也在垂直PNP区域打开进行注入,并由此形成垂直PNP集电极,该离子注入深度穿透场氧化层以及N型外延层;第四步,CMOS的N阱反击穿离子注入,作为垂直PNP基极;第五步,对晶圆进行氧化退火处理形成一层二氧化硅膜,再生长基极多晶硅,并在垂直PNP区域注入硼作为P型的发射极;最后,通过刻蚀将非垂直PNP区域的基极多晶硅去掉。
作为本发明的进一步改进是,第三步中CMOS的P阱隔离离子注入中,注入离子为B,能量为400keV,注入深度在0.84μm至0.87μm之间。
作为本发明另一种进一步改进是,第四步中CMOS的N阱注入中,注入离子为P,注入能量为450keV,深度在0.6μm至0.64μm之间。
本发明BiCMOS工艺中寄生垂直PNP,以深度穿透了场氧化层以及N型外延层的CMOS的P阱隔离离子注入在垂直PNP区域的注入为集电极;以CMOS的N阱反击穿离子注入为基极;以注入硼的基极多晶硅作为发射极。
本发明通过对现有BiCMOS工艺离子注入区域和深度的调整,无需改变掩膜版而制备出寄生的垂直PNP晶体管,消除了原有的寄生横向PNP晶体管对BiCMOS工艺的不良影响,提高了放大系数及截止频率。
附图说明
下面结合附图和实施例对本发明作进一步详细的说明:
图1至图5为本发明实施例流程示意图;
图6为本发明BiCMOS工艺中寄生垂直PNP结构示意图;
图7为本发明流程示意图。
具体实施方式
结合图7,本发明实施例包括以下的步骤:
如图1所示,首先,在P型衬底上进行埋入层离子注入作为埋入层、N型外延生长以及形成有源区。
其次,如图2所示,进行下沉连接层离子注入,这一层在BiCMOS工艺中作为垂直NPN集电极和寄生横向PNP基极引出区与外界连接,在本发明中作为垂直PNP的基极引出区。
然后,如图3所示,进行CMOS的P阱隔离离子注入的同时也在垂直PNP区域打开进行注入,并由此形成垂直PNP集电极,该离子注入深度穿透场氧化层以及N型外延层。此时,注入离子为B,能量为400keV,注入深度在0.84μm至0.87μm,为0.86μm。
然后,如图4所示,CMOS的N阱反击穿离子注入注入,作为垂直PNP基极。此时,注入能量为450keV,注入离子为P,深度在0.6μm至0.64μm之间,为0.62μm。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹NEC电子有限公司,未经上海华虹NEC电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710094506.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:波形整形器
- 下一篇:蚀刻底层抗反射层的方法
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造