[发明专利]通过DRAM存取的功率转换有效
申请号: | 200680050850.6 | 申请日: | 2006-11-14 |
公开(公告)号: | CN101356511A | 公开(公告)日: | 2009-01-28 |
发明(设计)人: | 劳伦特·R·莫尔;先勇·皮特·宋;皮特·N·格拉斯科斯奇;程宇庆 | 申请(专利权)人: | 太阳微系统有限公司 |
主分类号: | G06F12/08 | 分类号: | G06F12/08 |
代理公司: | 北京铭硕知识产权代理有限公司 | 代理人: | 郭鸿禧;张军 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 通过 dram 存取 功率 转换 | ||
1.一种微处理器系统,包括:
存储器阵列,根据可高速缓冲存取模式和非可高速缓冲存取模式来操作; 以及
存储器阵列控制器,控制存储器阵列,所述存储器阵列控制器识别非可 高速缓冲存取转换事件并响应于存储器阵列从可高速缓冲存取模式到非可高 速缓冲存取模式的转换,并且识别可高速缓冲存取转换事件并响应于存储器 阵列从非可高速缓冲存取模式到可高速缓冲存取模式的转换,
其中,当存储器阵列根据可高速缓冲存取模式操作时,存储器阵列用作 高速缓冲存储器,当存储器阵列根据非可高速缓冲存取模式操作时,存储器 阵列用作高速缓冲存储器。
2.根据权利要求1述的微处理器系统,其中,非可高速缓冲存取转换事 件包括以下中的至少一个:指令处理器切换到较低功率状态;指令处理器切 换到较低性能状态;指令处理器关闭监听;对模式信息进行编程以禁用可高 速缓冲存取模式;对模式信息进行编程以启用非可高速缓冲存取模式,
其中,可高速缓冲存取转换事件包括以下中的至少一个:指令处理器切 换到较高功率状态;指令处理器切换到较高性能状态;指令处理器开启监听; 对模式信息进行编程以启用可高速缓冲存取模式;对模式信息进行编程以禁 用非可高速缓冲存取模式。
3.根据权利要求1所述的微处理器系统,还包括:显示处理器,当存储 器阵列在非可高速缓冲存取模式下操作时,产生对存储器阵列中的条目的分 配的至少一部分结果的非可高速缓冲存取。
4.根据权利要求3所述的微处理器系统,其中,当存储器阵列在非可高 速缓冲存取模式下操作时,显示处理器还产生对读取存储器阵列中的分配的 条目的至少一部分结果的非可高速缓冲存取。
5.根据权利要求1所述的微处理器系统,其中,在从可高速缓冲存取模 式到非可高速缓冲存取模式的转换期间,存储器阵列被清洗。
6.根据权利要求1所述的微处理器系统,其中,在从非可高速缓冲存取 模式到可高速缓冲存取模式的转换期间,存储器阵列被清洗。
7.根据权利要求1所述的微处理器系统,其中,存储器阵列包括多个条 目,每个条目作为单个对象被管理。
8.根据权利要求7所述的微处理器系统,其中,每个条目包括标签字段、 地址字段、数据字段、有效字段、脏字段和存取类型字段中的至少一个。
9.根据权利要求1所述的微处理器系统,其中,存储器阵列还作为两个 分区来进行操作,所述两个分区中的第一分区根据非可高速缓冲存取模式保 留非可高速缓冲的数据,所述两个分区中的第二分区根据可高速缓冲存取模 式保留可高速缓冲的数据。
10.根据权利要求9所述的微处理器系统,其中,对非可高速缓冲的数 据的保留在时间上与对可高速缓冲的数据的保留重叠。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于太阳微系统有限公司,未经太阳微系统有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200680050850.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:流量控制阀和流量控制方法
- 下一篇:接收装置