[发明专利]具有可调模数转换器时钟相位的系统有效
| 申请号: | 00121703.8 | 申请日: | 2000-06-04 |
| 公开(公告)号: | CN1277492A | 公开(公告)日: | 2000-12-20 |
| 发明(设计)人: | 马克·F·拉姆赖克;戴维·L·阿尔比;约翰·W·久尔克 | 申请(专利权)人: | 汤姆森特许公司 |
| 主分类号: | H03M1/12 | 分类号: | H03M1/12;H04L5/00;H04N7/00 |
| 代理公司: | 柳沈知识产权律师事务所 | 代理人: | 马莹 |
| 地址: | 法国*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 具有 可调 转换器 时钟 相位 系统 | ||
1.在包含模数转换器(80)、和响应时钟控制信号的处理电路系统(10、20、30)的数字电路设备中、用于得到操作所说模数转换器的时钟信号的其它装置,其特征在于包括:
一个时钟信号源;
与所说信号源连接的相位控制电路系统(85),其用于提供选定相位的时钟信号;和
用于连接所说选定相位的时钟信号(85)来操作所说模数转换器(80)的装置。
2.根据权利要求1中所述的其它装置,其特征在于还包括:
一个延迟寄存器,其用于从所说模数转换器接收数字样本;和
一个选择器开关,用于选择来自所说模数转换器的数字样本、或者来自连接到所说模数转换器的延迟寄存器的延迟样本。
3.在包括多个模数转换器(80)、耦合到各个所说转换器的输出端的多个处理电路(10、20、30)、及用于多个不同频率时钟信号的连接部分的集成电路中、用于得到操作至少一个所说模数转换器的时钟信号的其它装置,其特征在于包括:
一个模数时钟信号源;
与所说信号源相连的相位控制电路系统(85),用于提供选定相位的时钟信号;和
用于连接所说选定相位的时钟信号(85)来操作所说模数转换器(80)的装置。
4.根据权利要求1或3所述的其它装置,其特征在于所说相位控制电路系统包括:
串入并出延迟线,其连接所说信号源并具有多个输出端,每个连续的输出端提供不同定时相位的输入信号;和
一个多路复用器,具有分别连接到所说延迟线的并行输出端的并行输入端、一个连接到所说模数转换器的输出端、和控制输入端。
5.根据权利要求1或3所述的其它装置,其特征在于所说多路复用器的控制端与I2C总线相连用于接收来自控制器的控制信号。
6.根据权利要求4所述的其它装置,其特征在于所说延迟线是时钟控制移位寄存器。
7.根据权利要求4所述的其它装置,其特征在于所说延迟线是模拟延迟线。
8.根据权利要求4所述的其它装置,其特征在于包括用于每个所说模数转换器的时钟相位控制电路系统。
9.根据权利要求4所述的其它装置,其特征在于还包括:
一个延迟寄存器,其用于从所说的至少一个所说模数转换器中接收数字样本;和
一个选择器开关,其用于选择所说的至少一个所说模数转换器中的数字样本、或者来自所说延迟寄存器中的延迟样本。
10.根据权利要求8所述的其它装置,其特征在于每个模数转换器包括:
一个延迟寄存器,其用于从每个所说的模数转换器中接收数字样本;和
一个选择器开关,其用于选择来自各个所说的每个模数转换器中的数字样本、或者来自连接到所说模数转换器的延迟寄存器的延迟样本。
11.根据权利要求2或10所述的其它装置,其特征在于所说选择器开关由I2C总线所控制。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于汤姆森特许公司,未经汤姆森特许公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/00121703.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:防止接头受天气侵蚀的装置
- 下一篇:打靶游戏执行方法及记录媒体





