专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果4598068个,建议您升级VIP下载更多相关专利
  • [发明专利]输出缓冲电路-CN200710135856.X有效
  • 宫崎裕至 - 富士通株式会社
  • 2007-07-30 - 2008-02-06 - H03K19/0185
  • 一种在电源启动期间抑制错误操作信号的产生的输出缓冲电路(1;2;3;4)包括基于数据输入信号(A)而产生第一信号(B)的第一电平转换器(10a),数据输入信号(A)具有第一电源电位(VDL)和地参考电位之间的幅度范围输出电路(30)产生输出信号。时序调整电路在电源启动期间补偿第一信号的下降延迟。
  • 输出缓冲电路
  • [发明专利]输出缓冲电路-CN97103099.5无效
  • 杉尾贤一郎;三苫彻哉 - 冲电气工业株式会社
  • 1997-03-21 - 2003-04-30 - H03K19/00
  • 输出缓冲电路包括接收第一输入信号的第一输入端,接收第二输入信号的第二输入端,接收控制信号的控制输入端,输出输出信号的输出端,连接在输出节点和第一电压源之间的第一晶体管,和连接在输出节点和第二电压源之间的第二晶体管输出缓冲电路还包括第一门电路和第二门电路。第一门电路具有第一输入节点;第二输入节点;启动输入节点和输出节点。当第一和第二输入节点接收的信号具有预定电平时,第一门电路输出启动输入节点所接收的信号。
  • 输出缓冲电路
  • [发明专利]输出缓冲电路-CN97182148.8无效
  • 谷口秀树 - 三菱电机株式会社
  • 1997-05-01 - 2000-05-24 - H03K19/0185
  • 为了使得构成推挽缓冲电路最末级的一组MOS晶体管中不流过贯通电流,设置在前级配置的分别从控制系统以及输出系统的两个反相门群接受信号进行延迟操作、逻辑判断的复位电路,由此即使发生了由两个电源系统构成的输入输出电路在电源的接通、断开时成为不确定,来自信号电平变换电路的信号输出即使在上述最末级产生流过贯通电流的逻辑,也由于复位电路加入反馈强制地消除该逻辑,所以可以防止贯通电流。
  • 输出缓冲电路
  • [发明专利]输出缓冲电路-CN01110178.4无效
  • 王锡源 - 华邦电子股份有限公司
  • 2001-03-28 - 2002-10-30 - H03K19/0185
  • 本发明是一种输出缓冲电路,包括多个第一、第二及第三晶体管。第一晶体管以漏极与源极串连,两端及晶体管相连处具有第一、第二及至少一第三节点,栅极共同连接接收一输入信号且第二节点连接第一电位。第二晶体管与第一晶体管互为反型晶体管,源极共同连接第二电位,漏极共同连接输出端,栅极则分别连接第一及第三节点。
  • 输出缓冲电路
  • [发明专利]输出缓冲电路和输入/输出缓冲电路-CN201210141382.0有效
  • 宇野治 - 富士通半导体股份有限公司
  • 2012-05-02 - 2012-11-14 - H03K19/0185
  • 本申请涉及输出缓冲电路和输入/输出缓冲电路输出缓冲电路包括输出端相互连接的第一输出电路和第二输出电路。第一输出电路输出具有第一高电位电源或低电位电源的电压电平的第一信号,并在高电位侧包括第一输出晶体管。第二输出电路输出具有低于第一高电位电源的第二高电位电源或低电位电源的电压电平的第二信号,并在高电位侧包括第二输出晶体管。当解除第一高电位电源的作用并启动第二高电位电源时,控制电路将第一输出晶体管和第二输出晶体管的至少其中之一的栅极和背栅极设定为第二高电位电源的电压电平。
  • 输出缓冲电路输入
  • [发明专利]输出缓冲电路输出缓冲系统-CN200980101482.7无效
  • 福田大祐;永野哲;矢野刚广 - 松下电器产业株式会社
  • 2009-04-14 - 2010-12-08 - H03K17/08
  • 本发明的输出缓冲电路具备:第一输出电路(2),具有一个主端子保持为第一电压(VM)的第一上侧开关元件(4)、以及一个主端子与上侧开关元件(4)的另一个端子连接且另一个主端子保持为第二电压(GND)的第一下侧开关元件(5),连接第一上侧开关元件(4)的另一个主端子和第一下侧开关元件(5)的一个主端子连接的部分构成向外部的输出部(6);第二输出电路(22),输出端子与第一输出电路(2)的输出部(6)连接;以及短路检测电路(24),检测第一输出电路(2)的输出部(6)的短路;在输出缓冲电路启动时,在使第一输出电路(2)动作之前使第二输出电路(22)动作并使短路检测电路(24)动作,在未检测出输出部(6)的短路的情况下,使第一输出电路(2)动作,在检测出输出部(6)的短路的情况下,不使第一输出电路(2)动作。
  • 输出缓冲电路系统
  • [发明专利]数据输出缓冲电路-CN97125597.0无效
  • 金东均 - LG半导体株式会社
  • 1997-12-24 - 1998-10-14 - G11C7/00
  • 一种数据输出缓冲电路,包括噪声产生抑制部分,检测加到输入和输出数据的输入/输出端子的信号的电平,输出第一和第二噪声产生抑制信号;上拉晶体管,具有连接到输入/输出端子的源极和连接到电源端的漏极;下拉晶体管,与输入/输出端子相连的上拉和下拉晶体管的二个源极串联连接到上拉晶体管;第一和第二驱动部分,驱动上拉和下拉晶体管;箝位晶体管,用第一噪声产生抑制信号导通,抑制由上拉晶体管的栅极和源极间的电压差引起的衬底偏置的增加
  • 数据输出缓冲电路
  • [发明专利]低内阻缓冲输出电路-CN201710778383.9在审
  • 刘广斌 - 广州时艺音响科技有限公司
  • 2017-09-01 - 2017-12-19 - H03F1/32
  • 本发明提供了一种低内阻缓冲输出电路,包括四个稳压源、一个运算放大器、四个功率放大管、五个电阻;第一电阻的两端分别连接第一稳压源和第一功率放大管;第二电阻的两端分别连接第二稳压源和第二功率放大管;第三电阻的两端分别连接第三稳压源和第三功率放大管;第四电阻的两端分别连接第四稳压源和第四功率放大管;第一、第二稳压源和运算放大器的正相输入端分别与信号输入端连接;第三、第四稳压源分别与第一运算放大器的输出端连接;第一、第三、第四和第二功率放大管依次相连;第三、第四功率放大管的共用端连接信号输出端,信号输出端与第一运算放大器的反相输入端之间连接有第五电阻。该电路具有高阻输入,低阻输出,低失真的优点。
  • 内阻缓冲输出电路
  • [发明专利]输出缓冲电路-CN202111145251.5在审
  • 文荣培;李友宁;庾灿凤;张允硕 - 三星电子株式会社
  • 2021-09-28 - 2022-04-22 - G09G3/3208
  • 提供了一种输出缓冲电路,包括:运算放大器,其被配置为基于输入电压信号和补偿电流产生放大器输出电压信号;压摆率补偿电路,其被配置为基于输入电压信号与反馈电压信号之间的差产生补偿电流,以增大放大器输出电压信号的压摆率;输出路径电路,其连接在运算放大器与输出焊盘之间,输出路径电路被配置为传输放大器输出电压信号,以通过输出焊盘产生焊盘输出电压信号;以及反馈路径电路,其连接在压摆率补偿电路输出路径电路上的反馈输入节点之间,反馈路径电路被配置为产生反馈电压信号。
  • 输出缓冲器电路
  • [发明专利]输入输出缓冲电路-CN201510336403.8有效
  • 王政治;颜在德 - 新唐科技股份有限公司
  • 2015-06-17 - 2020-02-14 - H03K19/0175
  • 本发明实施例提供了一种输入输出缓冲电路,该输入输出缓冲电路包含输入输出单元及保护电路。输入输出单元依据致能信号选择性地于输入输出端接收及输出信号。保护电路于输入输出端的电压电平异常的情形下产生逻辑控制信号关闭输入输出单元。保护电路包含暂存器,暂存器于输入输出端的电压电平异常的情形下闩锁输入输出端的电压电平所对应的逻辑信号,并依据逻辑信号输出逻辑控制信号,且于电源关闭恢复至电源开启时依据逻辑信号预设输出逻辑控制信号。
  • 输入输出缓冲电路
  • [发明专利]输入输出缓冲电路-CN201510388883.2有效
  • 王政治 - 新唐科技股份有限公司
  • 2015-07-06 - 2019-05-31 - H03K19/0175
  • 本发明实施例提供了一种输入输出缓冲电路,其包含输入输出单元、第一暂存器及第二暂存器。输入输出单元依据第一致能信号选择性地传输数字信号及模拟信号,并依据第二致能信号选择性地于一输入输出端进行接收信号及输出信号。第一暂存器闩锁在电源关闭前所接收的第一控制信号,并于电源开启时输出相应于第一控制信号的第一致能信号至输入输出单元。第二暂存器闩锁在电源关闭前所接收的第二控制信号,并于电源开启时输出相应于第二控制信号的第二致能信号至输入输出单元。
  • 输入输出缓冲电路
  • [发明专利]输出缓冲电路-CN201010127819.6无效
  • 佐藤丰 - 精工电子有限公司
  • 2010-02-20 - 2010-09-29 - H03K19/0175
  • 本发明提供一种降低输出噪声且加快响应速度的输出缓冲电路。在输出电压VOUT从接地电压VSS变化至NOR的反相电压VL的场合,以及从电源电压VDD变化至NAND的反相电压VH的场合,2个MOS晶体管两个都控制输出电压VOUT,因此输出电压VOUT的压摆率(slew因而,输出缓冲电路的响应速度变快。此外,当输出电压VOUT在电压(VDD/2)附近变化的上述以外的场合,只有1个MOS晶体管控制输出电压VOUT,因此输出电压VOUT的压摆率变得平缓。因而,输出缓冲电路的响应速度变得迟缓,降低输出噪声。
  • 输出缓冲器电路
  • [发明专利]输出缓冲电路-CN00120085.2无效
  • 铃木由秀 - 三菱电机株式会社;三菱电气工程株式会社
  • 2000-05-22 - 2001-01-10 - H03K19/0175
  • 本发明的输出缓冲电路,包括由P沟道型MOS晶体管QP1和N沟道型MOS晶体管QN1组成的CMOS输出电路,其中,包括这样的组合电路配置在输出缓冲电路的输入端子和CMOS输出电路之间,当输出给CMOS输出电路的栅极输入端子的信号从相对低的第一电位电平(“L”电平)上升到相对高的第二电位电平(“H”电平)时,使上述信号暂时下降,当该信号从相对高的第二电位电平降低到相对低的第一电位电平时,使上述信号暂时上升
  • 输出缓冲器电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top