本发明提供了一种可编程逻辑芯片时钟网络资源的测试方法,包括:配置专用时钟输入端口为普通输入输出端口;接收自所述普通输入输出端口输入的时钟信号;配置所述时钟信号的传输路径并连接至时钟网络;其中,所述传输路径包括依次传递所述时钟信号的所述普通输入输出端口、可编程互连线、专用时钟端口的输出逻辑、I O BANK、专用时钟端口的输出逻辑、所述时钟网络。本发明的测试方法,通过配置专用时钟输入端口为普通输入输出端口,接收自所述普通输入输出端口输入的时钟信号并连接至时钟网络;从而可以只使用一个输入输出端口作为时钟的输入端口同时可以遍历到所有的专用时钟输入端口,减少测试激励所使用输入输出端口的数量,提高覆盖率。