专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果29397739个,建议您升级VIP下载更多相关专利
  • [发明专利]一种自动布局设计方法装置-CN201911221440.9在审
  • 张昀 - 北京新学堂网络科技有限公司
  • 2019-12-03 - 2020-04-28 - G06F30/20
  • 本发明实施例公开了一种自动布局设计方法装置,其中,所述方法包括:获得目标布局需要满足的设计要求的规则清单;对所述规则清单中的规则进行划分,确定构建规则清单评价规则清单;设定所述构建规则清单中构建规则的变化范围;根据所述构建规则的变化范围,获得构建程序的目标参数,并将所述目标参数输入到所述构建程序中;利用所述构建程序,按照所述构建规则调用预设的布局软件进行布局设计,获得原始布局;基于所述评价规则清单中的评价规则对所述原始布局进行布局评析,从所述原始布局中找到目标布局。采用本发明所述的自动布局设计方法,无需训练集,能确保实际可用,具备较强的通用性适应性,同时提高了布局设计的效率鲁棒性。
  • 一种自动布局设计方法装置
  • [发明专利]一种用于物理设计布局规划的装置布局规划方法-CN202310036409.8在审
  • 刘动 - 龙芯中科技术股份有限公司
  • 2023-01-09 - 2023-05-23 - G06F30/392
  • 本发明提供一种用于物理设计布局规划的装置布局规划方法,涉及集成电路物理设计技术领域。工具能够以物理单元的形式引入多种类型的模板宏单元,任一模板宏单元中标准单元排布行、布线轨道以及电源地连线网络模板宏单元边界处满足连续拼接的要求;任一模块边界线上排布有端口放置位,端口放置位的位置满足物理设计规则本发明减少了网表综合的时间,加快布局布线工具运行速度。模块级布局规划信息的变动可以在顶层模块级同步进行。模块排布端口的工作更简单,简化端口对齐工作。极好的缩减了模块级设计的迭代周期。
  • 一种用于物理设计布局规划装置方法
  • [发明专利]布局设计工具、修改布局的方法半导体制造系统-CN202211616528.2在审
  • 孙完基;朴东辰;裵成炫;张准荣 - 三星电子株式会社
  • 2022-12-15 - 2023-09-19 - G06F30/392
  • 提供了一种用于基于第一输入修改输入生成布局图形的布局设计工具、一种修改布局的方法一种半导体制造系统。所述布局设计工具包括处理电路,所述处理电路基于所述第一输入生成其中图案被脚本化的临时布局并且基于所述修改输入修改所述临时布局以生成所述布局图形,以及所述处理电路基于所述修改输入在所述临时布局上指定要修改的多个修改区域并且在背景层上指定多个变换区域,所述临时布局的所述多个修改区域包括具有相同形状的图案组,并且所述布局设计工具通过提取包括在所述多个修改区域中的任何一个修改区域中的所述图案组来生成图案层并且通过将所述图案层布设在所述背景层的所述多个变换区域上来生成所述布局图形
  • 布局设计工具修改方法半导体制造系统
  • [发明专利]元件布局检查系统印刷布线板设计系统-CN200580000277.3无效
  • 滨田清司;房安浩嗣;三村详一;入来院美代子 - 松下电器产业株式会社
  • 2005-02-14 - 2006-05-17 - G06F17/50
  • 一种元件布局检查系统,检查印刷布线板上的元件布局。所述布线板具有布线,由该布线,在安装集成电路的安装表面上,集成电路的电源端子与电源端子的电源去耦元件相连。所述系统包括:检测电源去耦元件电源端子间第一布线长度的元件距离检测装置;检测电源通孔与电源端子间第二布线长度的电源通孔距离检测装置;确定装置,依第一第二布线长度确定电源去耦元件电源通孔到电源端子的位置关系由此提供一种检查系统一种印刷布线板设计系统,从集成电路电源端子的角度,能检查如旁路电容器的电源去耦元件与电源面相连的电源通孔的连接顺序;电源面将直流电源提供给电源端子。
  • 元件布局检查系统印刷布线设计
  • [发明专利]集成电路布局设计方法-CN201910170236.2有效
  • 张书瑜;徐世荣;谢瀚颉;罗宇诚;蔡政宇 - 瑞昱半导体股份有限公司
  • 2019-03-07 - 2023-09-26 - G06F30/392
  • 本发明披露了一种集成电路布局设计方法,能够减少一集成电路布局设计流程的结果的电路面积与功率的消耗。该集成电路布局设计流程包含一前段流程与一后段流程。该集成电路布局设计方法包含下列步骤:依据初始时钟延迟设定执行该前段流程,以产生一初始网表;依据该初始网表执行该后段流程的至少一部分以得到更新时钟延迟设定;依据该更新时钟延迟设定执行该前段流程的至少一部分,以产生一更新网表;以及依据该更新网表执行该后段流程,以得到该集成电路布局设计流程的结果。
  • 集成电路布局设计方法
  • [发明专利]电路设计布局方法-CN200810086619.3无效
  • 王琴;范文纲 - 英业达股份有限公司
  • 2008-03-20 - 2009-09-23 - G06F17/50
  • 本发明公开了一种电路设计布局方法,适用于将多页电路图的零件配置在印刷电路板的布局图上。此布局方法开始的设计阶段即早对应产生与主选零件有关的一选取其他零件表单。然后,依据设计要求文件来配置其他零件于主选零件的焊垫的旁边并保持拉线安全距离。接着,以优先权次序排列所述选取其他零件表单内的各个其他零件。因此,本发明可以提高电子零件布局的工作效率与节省时间。
  • 电路设计布局方法
  • [发明专利]布局系统布局程序以及布局方法-CN200410008614.0无效
  • 大桥洋贵;永原敦示 - 精工爱普生株式会社
  • 2004-03-12 - 2004-09-22 - G06F17/21
  • 本发明提供一种布局系统布局程序以及布局方法。在布局系统中,内容分配终端(100)把选择信息收容框分割成与其它信息收容框不相重合的信息收容框,把所分割的信息收容框登录在变更候补列表内,从变更候补列表中选择任意一个,并把选择信息收容框的尺寸变更成所选择的变更候补收容框这样,由于与报道的内容、信息量或逻辑结构无关地变更信息收容框的尺寸并仍保持矩形状,因而与以往的系统相比,可降低因图像变形空白的产生等原因而引起的,即设计者所希望的布局被破坏的可能性。
  • 布局系统程序以及方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top