专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果263474个,建议您升级VIP下载更多相关专利
  • [发明专利]运算方法、装置、芯片、设备和介质-CN202211067400.5在审
  • 李慧敏;王京;漆维;欧阳剑 - 昆仑芯(北京)科技有限公司
  • 2022-09-01 - 2022-12-16 - G06F7/57
  • 本公开提供了一种由运算装置执行的运算方法、运算装置、芯片、设备和介质,涉及计算机技术领域,尤其涉及芯片技术领域。实现方案为:响应于确定目标运算类型为算术逻辑运算和查表运算的组合,获取第一数量的待输入值;将第一数量的待输入值分别输入第一数量的算术逻辑单元,以得到第一数量的算术逻辑单元各自输出的算术逻辑运算结果;以及将第一数量的算术逻辑运算结果分别输入第一数量的查表单元,以得到第一数量的查表单元各自输出的查表运算结果;响应于确定目标运算类型为非算术逻辑运算,获取第二数量的待输入值;以及将第二数量的待输入值分别输入第二数量的非算术逻辑单元,以得到第二数量的非算术逻辑单元各自输出的非算术逻辑运算结果
  • 运算方法装置芯片设备介质
  • [发明专利]模式识别专用神经网络计算机系统及应用方法-CN200410037965.4有效
  • 王守觉;李卫军;赵顾良;孙华 - 中国科学院半导体研究所
  • 2004-05-17 - 2005-11-23 - G06N3/02
  • 一种模式识别专用神经网络计算机系统及应用方法,其中的模式识别专用神经网络计算机系统包括:一总线;一存储器部件,该存储器部件在系统中提供数据存储空间;一算术/逻辑运算和控制部件,该算术/逻辑运算和控制部件在系统中承担算术/逻辑运算任务,并通过总线控制系统其它各个部件的运行和数据交换;一神经网络硬件,该神经网络硬件根据算术/逻辑运算和控制部件的指令通过总线从存储器部件接收数据进行神经网络计算,并将结果保存到存储器部件;一环境接口部件,该环境接口部件根据算术/逻辑运算和控制部件的指令从环境获取信息,或将系统运行结果通过语音或其它方式表达出来。
  • 模式识别专用神经网络计算机系统应用方法
  • [发明专利]多用户网络中的算术逻辑运算-CN202080016545.5有效
  • V·S·拉梅什 - 美光科技公司
  • 2020-01-28 - 2022-09-16 - G06F9/455
  • 描述与多用户网络中的算术逻辑运算相关的系统、设备和方法。电路系统可以是多用户网络中的共享计算资源池的部分。可选择性地对由所述电路系统接收到的数据(例如,一或多个位串)进行操作。所述电路系统可对数据进行操作以在一或多个格式(如浮点和/或通用数(例如,假定数)格式)之间转换所述数据,且可进一步对转换后的数据进行算术和/或逻辑运算。举例来说,所述电路系统可配置成接收对使用至少一个假定数位串操作数进行算术运算和/或逻辑运算的请求。所述请求可包含对应于进行所述运算的参数。所述电路系统可至少部分地基于所述参数进行所述算术运算和/或所述逻辑运算
  • 多用户网络中的算术逻辑运算
  • [发明专利]用于存储器阵列数据结构正数运算的设备、系统及方法-CN202010190596.1在审
  • V·S·拉梅什 - 美光科技公司
  • 2020-03-18 - 2020-09-29 - G11C7/10
  • 本发明涉及用于存储器阵列数据结构正数运算的设备、系统及方法。通用数字unum位串,例如正数位串操作数及表示使用所述正数位串操作数执行的算术运算及/或逻辑运算的结果的正数位串,可经存储在存储器阵列中。部署在存储器装置中的电路可存取所述存储器阵列以从所述存储器阵列检索所述unum位串操作数及/或使用所述unum位串操作数执行的所述算术运算及/或所述逻辑运算的所述结果。例如,可使用存储在所述存储器阵列中的第一unum位串及存储在所述存储器阵列中的第二unum位串执行算术运算及/或逻辑运算。所述算术运算及/或所述逻辑运算的所述结果可经存储在所述存储器阵列中且随后进行检索。
  • 用于存储器阵列数据结构正数运算设备系统方法
  • [发明专利]一种类脑计算系统-CN201811644637.9有效
  • 施路平;王冠睿;裴京;吴臻志;赵琦 - 北京灵汐科技有限公司
  • 2018-12-29 - 2021-08-20 - G06N3/063
  • 本发明涉及一种类脑计算系统,包括算术/逻辑运算和控制单元、类脑协处理单元、存储单元、外部接口以及连接各单元和外部接口的总线;算术/逻辑运算和控制单元,用于对类脑协处理单元进行编程和配置,执行算术运算逻辑运算,并通过总线控制其它各单元的运行和数据交换;类脑协处理单元,具有人工神经网络处理功能和脉冲神经网络处理功能,用于根据算术/逻辑运算和控制单元的指令执行人工神经网络计算和脉冲神经网络计算,并将计算结果保存到存储单元
  • 种类计算系统
  • [发明专利]在移动微处理器中支持MMX指令的方法及扩展的微处理器-CN200410051945.2有效
  • 赵冰茹;刘虎;徐怀懿;李小明 - 深圳安凯微电子技术有限公司
  • 2004-10-19 - 2006-04-26 - G06F9/30
  • 一种在移动微处理器中支持MMX指令的方法,在移动微处理器中集成多个MMX专用寄存器,用于存放MMX数据;增加了MMX专用算术逻辑运算部件,用于对MMX数据组进行算术逻辑运算;还在芯片译码器中增加了MMX译码逻辑模块,用于译出MMX指令;根据MMX译码逻辑模块译出的不同MMX指令,采取如下步骤:A.将MMX数据从外部存储器中读入至MMX专用寄存器中;B.将MMX专用寄存器中的数据分组,形成数据组;C.MMX专用算术逻辑运算部件对数据组同时进行算术逻辑运算,并将得到的结果数据写入MMX专用寄存器中;D.将MMX专用寄存器中的结果数据存回所述外部存储器;本发明实现了对MMX指令的支持,解决了移动微处理器在处理视频等对数据进行操作时效率低下的问题
  • 移动微处理器支持mmx指令方法扩展
  • [发明专利]16位三输入高速算术逻辑运算单元的电路结构-CN200310116470.6无效
  • 李莺;陈杰 - 中国科学院微电子中心
  • 2003-11-21 - 2005-05-25 - G06F7/00
  • 本发明是一种16位三输入高速算术逻辑运算单元的电路实现结构,该电路结构不仅拥有传统双输入算术逻辑运算单元(ALU)的全部功能,而且还可以同时进行三个操作数的连加、加减、连减的算术运算,包括最多带两个进位位或两个借位位的算术运算本发明设计了新型的逻辑结构,以满足对三个操作数进行压缩,达到三操作数运算仅使用一个加法器或减法器单元的目的,从而大大加快运算速度。随着数字信号处理硬件电路的越来越广泛应用于信息处理领域、通讯领域等各个方面,本发明一种16位三输入高速算术逻辑运算单元的电路结构,可广泛应用于各种通用和专用高性能中央控制器和数字信号处理器集成电路之中。
  • 16输入高速算术逻辑运算单元电路结构
  • [发明专利]算术逻辑运算树的计算-CN200580048372.0无效
  • 布鲁诺·巴拉林 - 皇家飞利浦电子股份有限公司
  • 2005-12-13 - 2008-02-13 - G06F7/50
  • 一种用于在包括至少n个并行处理元件的微处理器上计算算术逻辑运算的至少第一和第二树的方法。该方法包括:a)使用n个处理元件来并行地执行第一树的第一迭代的n个算术逻辑运算(在48中),然后b)使用从用于计算第一迭代的n个处理元件中选出的m个处理元件,在第一迭代的结果之间并行地执行m个算术逻辑运算与第一树的第二迭代的计算并行的是,该方法包括:使用从不用于计算第一树的第二迭代的n-m个处理元件中选出的k个处理元件,并行地执行第二树的k个算术逻辑运算(在66中)。
  • 算术逻辑运算计算
  • [发明专利]支持卷积运算的处理器电路系统及其卷积运算控制方法-CN201911403500.9在审
  • 张东升;姬中凯;杨宁昕 - 莆田杰木科技有限公司
  • 2019-12-31 - 2020-05-12 - G06F7/544
  • 本发明涉及一种支持卷积运算的处理器电路系统及其卷积运算控制方法。所述支持卷积运算的处理器电路系统包括:指令发射模块;卷积运算模块,包括卷积控制器以及均与卷积控制器连接的算术逻辑运算单元、装载存储单元、卷积核数据缓存、卷积数据缓存和临时数据缓存;卷积控制器连接指令发射模块;算术逻辑运算单元用于进行卷积运算;装载存储单元用于处理卷积核数据的装载和卷积数据的装载;卷积核数据缓存用于存放卷积核数据;卷积数据缓存用于存放卷积数据;临时数据缓存用于缓存卷积运算产生的中间结果数据;本发明可以大幅度节省卷积运算的电路面积,并提高卷积运算时的算术逻辑运算单元的利用率。
  • 支持卷积运算处理器电路系统及其控制方法
  • [发明专利]一种嵌入式自适应模糊微处理器的组成与结构-CN200910227187.8有效
  • 陈罡;陈书开 - 陈罡;陈书开
  • 2009-12-11 - 2011-06-15 - G06F9/22
  • 本发明提供一种嵌入式自适应模糊微处理器的电路结构及运算方法。该微处理器由模糊逻辑功能部件和二值逻辑功能部件结合而成。它主要包括自适应算术逻辑运算器、通用/专用寄存器组、控制器、定时器/计数器、Cache(或EPROM)、程度计数器、数模转换器、判别寄存器、比较器、控制门及脉冲源/启停/分频电路等有关功能部件。该嵌入式自适应模糊微处理器既可直接对任意R进制数据进行加、减法算术运算,又可直接对任意R值数据进行逻辑运算,还可直接对任意模拟信号进行加减运算逻辑运算
  • 一种嵌入式自适应模糊微处理器组成结构
  • [发明专利]数字运算单元-CN95105476.7无效
  • 李芳远;林泳宪 - 三星电子株式会社
  • 1995-05-09 - 2002-10-23 - G06F7/00
  • 数字运算单元包括可从第一和第二输入端得到两数据的算术逻辑单元,多个存储运算结果的寄存器,许多联接在算术逻辑单元和多个寄存器之间控制数据传输的第一开关装置,许多联接在多个寄存器和算术逻辑单元第一输入端之间的第二开关装置,许多联接在多个寄存器和算术逻辑单元第二输入端之间的第三开关装置。本数字运算单元不扩展内存,就可容易地完成多种复杂的算术逻辑运算,并能减少数据移动,从而提高整体运算速度。
  • 数字运算单元
  • [实用新型]带帧存储器的算术逻辑单元-CN01255558.4无效
  • 牟轩沁 - 深圳市科达恩科技有限公司
  • 2001-09-07 - 2002-05-22 - G06F17/00
  • 本实用新型公开一种带帧存储器的算术逻辑单元,包括运算器,所述运算器的图像数据输入、输出端分别通过触发器与输入信号和输出信号相连;其特征是还包括帧存储器,所述帧存储器是一个将数据按帧结构自行组织的图像存储器,其地址信号端与计数器相连,计数器根据输入的视频同步时钟信号自动生成帧存储器地址,其数据输出端通过驱动器与运算器的模板数据输入端相连,其数据输入端是输入信号通过驱动器与之相连,为其提供数据输入。该算术逻辑单元可以通过编程的方式实现不同的算术逻辑运算,并由运算方式选择信号选择运算方式,实现帧存储器数据与输入数据自动按输入视频同步时钟信号实现算术逻辑运算
  • 存储器算术逻辑单元

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top