专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果354077个,建议您升级VIP下载更多相关专利
  • [发明专利]滤波运算装置-CN99802866.5无效
  • 中村刚;大桥政宏;九郎丸俊一 - 松下电器产业株式会社
  • 1999-12-10 - 2004-03-03 - H04N7/36
  • 本发明的滤波运算装置,内置纵横方向半像素运动补偿以及纵横方向环路内滤波器单元(100),包括:第1像素延迟单元(200);第2像素延迟单元(201);乘法单元(202);左移位单元(203);第1选择单元这样构成的滤波运算装置,在对输入的像素数据进行半像素运动补偿以及环路内滤波处理的横方向处理装置和纵方向处理装置中,具有实现横方向处理装置和纵方向处理装置的运算部分共用,可以消减硬件规模的效果。
  • 滤波运算装置
  • [发明专利]一种用数字电路实现的插值滤波器系统-CN201910925674.5有效
  • 王莉莉 - 珠海市一微半导体有限公司
  • 2019-09-27 - 2020-06-05 - H03H17/02
  • 本发明一种用数字电路实现的插值滤波器系统,包括插值过滤运算控制器、级联驱动模块、中间结果缓存RAM和滤波系数存储ROM,插值过滤运算控制器包括级联的滤波运算模块和主状态机,中间结果缓存RAM,用于存储插值滤波器系统的外部输入的数据和各级滤波运算模块输出的中间结果;滤波系数存储ROM,用于存储各级滤波运算模块计算所需的滤波系数;插值过滤运算控制器,用于在级联驱动模块输出的计数节拍的驱动下,控制主状态机选择中间结果缓存RAM或外部直接输入的数据送入级联的滤波运算模块进行累加操作,也选择滤波系数存储ROM的滤波器系数进行乘法操作,经过级联的滤波运算模块处理后得到插值滤波的目的。
  • 一种数字电路实现滤波器系统
  • [发明专利]一种插值滤波方法及插值滤波-CN201310054152.5有效
  • 钟斌;官华伯;马艳玲 - 中兴通讯股份有限公司
  • 2013-02-20 - 2018-01-19 - H04B1/7093
  • 本发明公开了一种插值滤波方法及插值滤波器,包括设置N个滤波处理单元,滤波处理单元中包含滤波数据缓冲单元,滤波数据缓冲单元中包含M个数据缓冲子单元;逐一将源数据点并行同步的向每个滤波处理单元的滤波数据缓冲单元进行移位输入,在每个滤波数据缓冲单元中的每个数据缓冲子单元均写入源数据点后,对每个滤波处理单元中的源数据点进行滤波运算,并将对每个滤波处理单元的本次滤波运算运算结果分别输出到输出数据缓冲单元中;向每个滤波处理单元的滤波数据缓冲单元移位输入下一个源数据点,直到对每个滤波处理单元进行X次滤波运算,得到X个运算结果并将运算结果输出,其中,X为源数据点的个数。
  • 一种滤波方法滤波器
  • [发明专利]数字滤波-CN200710151551.8无效
  • 西冈直俊 - 雅马哈株式会社
  • 2007-09-26 - 2008-04-02 - H03H17/02
  • 本发明涉及一种数字滤波器,其可以使数字滤波器以与滤波处理的执行条件相应的运算精度进行运算,避免浪费电力。系数存储部(200)内的滤波系数可以在系数更新控制部(401)的控制下,经由接口(300)进行更新。由数据通道部(100)进行运算,该运算用于使用系数存储部(200)内的滤波系数对输入音频采样(x(n))实施滤波处理。滤波处理控制部(402)是对由数据通道部(100)执行的运算进行控制的单元,其基于存储在系数存储部(200)中的滤波系数,切换进行单精度运算还是进行双精度运算
  • 数字滤波器
  • [发明专利]一种多相滤波器进行滤波处理的方法及该滤波-CN201110059230.1有效
  • 温龙 - 中兴通讯股份有限公司
  • 2011-03-11 - 2012-09-19 - H03H17/00
  • 本发明公开了一种多相滤波器进行滤波处理的方法及该滤波器,用以解决现有造成滤波器的资源浪费,影响滤波器性能的问题。该方法在第一相中确定该对应相同的滤波系数与输入参数在第一时间的运算结果,将该运算结果保存到设置的相应数量的延时寄存器中;并在该相应数量的延时寄存器的延时时间后,将该运算结果发送到第二相中,作为该对应相同的滤波系数与该输入参数在第二时间的运算结果;根据每相的运算结果,确定该多相滤波器的滤波结果。由于在本发明实施例中只针对一相根据滤波系数与输入参数进行运算确定运算结果,第二相直接利用该延时寄存器中保存的运算结果,而无需再进行计算,从而有效的节省了滤波器的资源,并且提高了滤波器的滤波性能。
  • 一种多相滤波器进行滤波处理方法
  • [发明专利]一种实现通用数字滤波器的方法及装置-CN201010526828.2有效
  • 吴哲;曾献君;郭继经 - 中兴通讯股份有限公司
  • 2010-11-01 - 2012-05-16 - H03H17/02
  • 本发明公开了一种实现通用数字滤波器的方法及装置,此装置包括指令控制模块以及与指令控制模块相连的数据提供模块和运算模块;指令控制模块用于控制数据提供模块向运算模块提供滤波系数和采样数据,还用于控制运算模块对接收到的滤波系数和采样数据进行运算操作;数据提供模块用于根据指令控制模块的控制向运算模块提供滤波系数和采样数据;运算模块用于根据指令控制模块的控制对数据提供模块提供的滤波系数和采样数据进行乘法以及累加操作,输出滤波结果。本发明采用共享的数据提供模块和运算模块,对此两个模块进行指令控制,使运算模块统一完成乘加运算,可以实现不同类型的滤波器,实现通用功能。
  • 一种实现通用数字滤波器方法装置
  • [发明专利]立体声音像放大装置-CN00808166.2无效
  • 川野圣史 - 三洋电机株式会社
  • 2000-05-25 - 2002-06-12 - H04S1/00
  • 配备从第一输入信号减去第二输入信号而生成差信号的第一运算部、将来自第一运算部的差信号滤波而生成滤波差信号的滤波部、将第一输入信号和来自滤波部的滤波差信号相加而生成第一输出信号的第二运算部以及从第二输入信号减去来自滤波部的滤波差信号的第三运算信号,滤波部具有截止频率为5kHz的低通滤波器和截止频率为200Hz的高通滤波器。
  • 立体声音像放大装置
  • [发明专利]运算装置和图像滤波装置-CN200810128113.4无效
  • 江浜真和;细木浩二;望月诚二 - 株式会社瑞萨科技
  • 2008-07-03 - 2009-01-07 - G06T1/20
  • 本发明提供一种运算装置和图像滤波装置,本发明的运算装置具有用于进行滤波处理的运算器(201)。对运算器(201)的数据供给在由触发器构成的内部寄存器(100)中进行。从内部寄存器(100)读出的数据向移位寄存器(200)输出,在各周期向运算器(201)供给数据。此外,具有按照移动矢量而变更滤波器的运算方向的机构,用同一指令进行水平滤波或垂直滤波,防止分支指令引起的性能下降。能高速进行滤波处理。
  • 运算装置图像滤波
  • [发明专利]一种卷积神经网络中边缘填充和滤波器膨胀运算方法及系统-CN201811315318.3有效
  • 刘大可;苗志东;杨兵强 - 海南大学
  • 2018-11-06 - 2020-12-25 - G06N3/04
  • 本发明提供一种卷积神经网络中边缘填充和滤波器膨胀运算方法及系统,包括:根据输入的数据块和滤波器数据块的控制信号,对边缘填充运算后的输入数据块和膨胀运算后的滤波器数据块进行填零判定,获得数据控制信号;根据数据控制信号,对第一输入数据向量和第一滤波器数据向量进行填零运算,获得第二输入数据向量和第二滤波器数据向量;对第二输入数据向量和第二滤波器数据向量进行卷积神经网络的逻辑运算。本发明提供的方法,依据程序中提供的对滤波器数据块和输出数据块的索引向量来判断当前运算是否处在输入填零或者滤波器填零的位置,用硬件结构实现原来需要软件编程实现的判断跳转功能,实现对输入边缘填充运算滤波器膨胀运算的加速
  • 一种卷积神经网络边缘填充滤波器膨胀运算方法系统
  • [发明专利]一种联合检测中匹配滤波的方法及装置-CN200810083841.8有效
  • 邱伟 - 中兴通讯股份有限公司
  • 2008-03-06 - 2009-09-09 - H04W24/00
  • 本发明公开了一种联合检测中匹配滤波的方法及装置,匹配滤波装置计算各个虚拟扩频单元的各个符号的匹配滤波数据时,将匹配滤波矩阵数据与天线数据间的复数运算分解为四个实数运算,在四组运算子单元上并行进行,每组运算子单元包含的运算子单元个数与天线个数相同,在计算一个符号的匹配滤波数据时,组内的每一运算子单元先完成本天线对应的多个复数乘积累加运算分解到本组中的实数乘积累加运算,然后将组内各个运算子单元的运算结果进行累加,最后将四个累加和中两个相加,两个相减得到该符号匹配滤波数据的实部和虚部本发明装置采用结构简单的通用的低成本电路器件实现,为匹配滤波算法提供了一种硬件实现方法。
  • 一种联合检测匹配滤波方法装置
  • [发明专利]可降低运算量的自适应滤波电路-CN201110294333.6有效
  • 黄正壹;李宜霖 - 瑞昱半导体股份有限公司
  • 2011-09-29 - 2013-04-10 - H03H21/00
  • 本申请提出了一种可降低运算量的自适应滤波电路,其中该自适应滤波电路的实施例之一包含有多个运算组、多个运算电路、求和电路、数据限幅电路、参数更新电路及控制电路。每个运算组对应至一个均衡参数,并且包含有多个存储单元。当运算组所对应的均衡参数大于预设值时,控制电路会将运算电路设置为搭配该运算组进行运算,以产生运算组的输出值。求和电路加总各个运算组的输出值,以产生滤波输出值。数据限幅电路依据滤波输出值而产生对应的限幅值。参数更新电路依据滤波输出值及限幅值而更新监控均衡参数。
  • 降低运算量自适应滤波电路
  • [实用新型]基于FPGA实现的数字滤波-CN201120363468.9有效
  • 史照辉;傅勇 - 深圳市蓝韵实业有限公司
  • 2011-09-27 - 2012-08-15 - H03H17/02
  • 本实用新型公开一种基于FPGA实现的数字滤波器,其包括:滤波数据存储器;滤波系数存储器;用于控制滤波数据、滤波系数分别存入滤波数据存储器、滤波系数存储器,并控制滤波数据存储器和滤波系数存储器进行缓存移位操作,按序分别读出滤波数据和相应的滤波系数的读写控制单元,其分别连接滤波数据存储器和滤波系数存储器;运算控制单元;用于对滤波数据和相应的滤波系数进行滤波运算,输出滤波运算结果的运算单元,其分别连接滤波数据存储器、滤波系数存储器和运算控制单元。本实用新型降低FPGA芯片内部逻辑资源的占用率,提高了FPGA芯片逻辑资源的利用率,并使数字滤波器的系统时序进行改善,从而提高数字滤波器的稳定性。
  • 基于fpga实现数字滤波器
  • [实用新型]用于电梯称重模块的压力小信号放大电路-CN202221315219.7有效
  • 杨晓清;雷江波 - 常州敏杰电器有限公司
  • 2022-05-30 - 2022-11-01 - H03F1/30
  • 本实用新型公开了一种用于电梯称重模块的压力小信号放大电路,它包括电源滤波电路、信号滤波电路和运算放大器;其中,电源滤波电路与运算放大器相连,适于对接入的电源电压进行滤波,以向运算放大器输出滤波后的电压,以向运算放大器供电;信号滤波电路与运算放大器相连,适于对接入的压力小信号进行滤波,以向运算放大器输出滤波后的压力小信号;运算放大器适于对滤波后的压力小信号进行放大输出;电源滤波电路和信号滤波电路分别包括共模扼流圈本实用新型利用双路滤波器滤除电压和压力小信号中的差模干扰,可保证压力小信号的稳定。
  • 用于电梯称重模块压力信号放大电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top