专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果940813个,建议您升级VIP下载更多相关专利
  • [发明专利]相位插值器-CN201510260684.3有效
  • 周玉镇;戴颉;李耿民;庄志青;职春星 - 灿芯半导体(上海)有限公司
  • 2015-05-20 - 2017-08-29 - H03K5/135
  • 本发明提供一种相位插值器,其包括时钟选择译码器,用于对插值控制码进行译码得到原始组和预先组时钟选择码,其中预先组时钟选择码中的时钟选择码分别较原始组时钟选择码中的时钟选择码提前半个采样时钟周期变化;时钟选择判断电路,其在预先组时钟选择码中的时钟选择码变化时,选择输出预先组时钟选择码,否则,选择输出原始组时钟选择码;第一时钟选择电路根据时钟选择判断电路输出的一组时钟选择码输出第一或第三时钟信号;第二时钟选择电路根据时钟选择判断电路输出的一组时钟选择码输出第二或第四时钟信号;相位插值电路,对第一和第二时钟选择电路输出的时钟信号进行插值并输出插值后的时钟信号。这样能够避免时钟切换过程中产生的毛刺。
  • 相位插值器
  • [实用新型]相位插值器-CN201520329778.7有效
  • 周玉镇;戴颉;李耿民;庄志青;职春星 - 灿芯半导体(上海)有限公司
  • 2015-05-20 - 2015-08-19 - H03K5/13
  • 本实用新型提供一种相位插值器,其包括:时钟选择译码器,用于对插值控制码进行译码得到原始组和预先组时钟选择码,其中预先组时钟选择码中的时钟选择码分别较原始组时钟选择码中的时钟选择码提前半个采样时钟周期变化;时钟选择判断电路,其在预先组时钟选择码中的时钟选择码变化时,选择输出预先组时钟选择码,否则,选择输出原始组时钟选择码;第一时钟选择电路根据时钟选择判断电路输出的一组时钟选择码输出第一或第三时钟信号;第二时钟选择电路根据时钟选择判断电路输出的一组时钟选择码输出第二或第四时钟信号;相位插值电路,对第一和第二时钟选择电路输出的时钟信号进行插值并输出插值后的时钟信号。这样能够避免时钟切换过程中产生的毛刺。
  • 相位插值器
  • [发明专利]无毛刺时钟切换电路-CN201911370944.7有效
  • 张涤非;梁远军 - 深圳市紫光同创电子有限公司
  • 2019-12-26 - 2023-03-14 - H03K5/1252
  • 本发明提供一种无毛刺时钟切换电路,包括:时钟选择信号产生电路、同步电路和多路选择器,时钟选择信号产生电路用于生成多个时钟选择信号,同步电路用于根据供切换的多个时钟信号对多个时钟选择信号进行同步处理,同步处理后的各时钟选择信号满足以下特性:任意相邻的两个时钟选择信号中,前一项时钟选择信号的下降沿与后一项时钟选择信号的上升沿对齐,每个时钟选择信号的上升沿与其对应的时钟信号的上升沿对齐,每个时钟选择信号的下降沿与其对应的时钟信号的后一项时钟信号的上升沿对齐;所述多路选择器根据同步处理后的多个时钟选择信号,从输入的多个时钟信号中选择一路输出。本发明能够实现多路时钟信号进行切换时,输出时钟不会产生毛刺。
  • 毛刺时钟切换电路
  • [发明专利]时钟切换装置及其切换方法-CN200710162813.0有效
  • 伍尚智 - 威盛电子股份有限公司
  • 2007-10-10 - 2008-03-05 - G06F1/08
  • 一种多时钟切换装置及其切换方法,可有效防止输出时钟信号上出现毛刺信号,该装置包括:控制单元,根据从控就绪信号,有效寄存器地址及时钟选择寄存器地址产生时钟停止信号;时钟选择信号单元,根据时钟选择延迟信号,将时钟选择信号输出为时钟选择寄存信号;多工器,根据时钟选择寄存信号在多个时钟信号中选择一个,产生预输出时钟信号;锁存单元,耦接至多工器和时钟选择信号单元,根据时钟停止延迟信号和预输出时钟信号,产生输出时钟信号;还包括采样延时单元,其采样时钟停止信号产生时钟停止延迟信号,并在第一预定时间后置低时钟停止延迟信号;其采样时钟停止信号产生时钟选择延迟信号,并在第二预定时间后置低时钟选择延迟信号。
  • 多时切换装置及其方法
  • [发明专利]时钟选择方法、装置、设备及计算机可读存储介质-CN202011165815.7在审
  • 李聪 - 杭州迪普科技股份有限公司
  • 2020-10-27 - 2021-01-29 - H04J3/06
  • 本申请提供了一种时钟选择方法,该方法包括:当需要在主板提供的第一时钟和网卡本地的第二时钟之间,为网卡的PCIE设备选择时钟时,网卡的数据选择器,在接收到主板发送的时钟选择信号后,根据该时钟选择信号,控制数据选择器的时钟选择引脚的引脚状态,以便根据该引脚状态选择第一时钟或第二时钟,并将选择时钟作为PCIE设备使用的时钟信号。本申请可以使网卡的应用更方便,不再受限于主板的时钟供应,使网卡能匹配多块主板,即,通过控制数据选择器的时钟选择引脚的引脚状态,选择主板提供的时钟或网卡的本地时钟,能够使选择时钟兼容不同的主板和网卡。
  • 时钟选择方法装置设备计算机可读存储介质
  • [发明专利]一种时钟电路-CN202210095514.4在审
  • 高宁;孙玉桥;华纯;黎余亮;齐红霞 - 华润微集成电路(无锡)有限公司
  • 2022-01-26 - 2023-08-04 - G06F30/396
  • 本发明提供一种时钟电路,包括时钟选择模块、系统时钟产生模块、外设时钟产生模块及跨时钟域同步模块;其中,时钟选择模块用于根据最终选择控制信号从低频外部时钟、低频晶振时钟、高频外部时钟和高频晶振时钟中选出一时钟作为源时钟输出;系统时钟产生模块连接时钟选择模块的输出端,用于对源时钟进行分频并产生系统时钟;外设时钟产生模块连接系统时钟产生模块的输出端,用于根据系统时钟产生外设时钟;跨时钟域同步模块连接于系统时钟产生模块和时钟选择模块之间,用于根据初始选择控制信号产生最终选择控制信号并进行跨时钟域传输。通过本发明提供的时钟电路,解决了现有时钟电路存在时钟约束命令过多及时钟树庞杂低效的问题。
  • 一种时钟电路
  • [发明专利]相位内插装置及其时钟信号选择-CN202011457847.4在审
  • 陈奕廷;李明达 - 扬智科技股份有限公司
  • 2020-12-11 - 2022-06-14 - H03L7/16
  • 本发明提供一种可避免在时钟信号切换动作中产生假信号的相位内插装置及其时钟信号选择器。时钟信号选择器包括选择器以及选择信号产生器。选择器接收不同相位的多个时钟信号。选择器根据选择信号以选择时钟信号的其中之一以产生选中时钟信号。选择信号产生器耦接选择器,产生选择信号。其中,当选择器由选择第一时钟信号为选中时钟信号,变更为选择第二时钟信号为选中时钟信号时,选择信号产生器根据第一时钟信号以及第二时钟信号中相位较落后者的转态点以产生设定时间点,并根据设定时间点来产生选择信号
  • 相位内插装置及其时钟信号选择器
  • [发明专利]改进的相位插值器-CN201510260683.9有效
  • 周玉镇;戴颉;李耿民;庄志青;职春星 - 灿芯半导体(上海)有限公司
  • 2015-05-20 - 2017-06-06 - H03K5/135
  • 本发明提供一种改进的相位插值器,其包括时钟选择译码器,用于对插值控制码进行译码得到一组时钟选择码;相位选择译码器,用于对插值控制码进行译码得到相位选择码;第一时钟选择电路,根据所述一组时钟选择码输出第一或第三时钟信号;第二时钟选择电路,根据所述一组时钟选择码输出第二或第四时钟信号;相位插值电路,根据相位选择码对第一或第二时钟选择电路输出的时钟信号进行插值并输出插值后的时钟信号;时钟切换判断电路,其根据所述一组时钟选择码中的时钟选择码的变化判断是否会进行时钟信号切换,如果是,使得所述相位选择译码器将相位选择码设定为预定的码值并输出。这样能够避免时钟切换过程中产生的毛刺对相位插值器输出信号的影响。
  • 改进相位插值器
  • [实用新型]改进的相位插值器-CN201520329046.8有效
  • 周玉镇;戴颉;李耿民;庄志青;职春星 - 灿芯半导体(上海)有限公司
  • 2015-05-20 - 2015-08-19 - H03K5/13
  • 本实用新型提供一种改进的相位插值器,其包括:时钟选择译码器,用于对插值控制码进行译码得到一组时钟选择码;相位选择译码器,用于对插值控制码进行译码得到相位选择码;第一时钟选择电路,根据一组时钟选择码输出第一或第三时钟信号;第二时钟选择电路,根据一组时钟选择码输出第二或第四时钟信号;相位插值电路,根据相位选择码对第一或第二时钟选择电路输出的时钟信号进行插值并输出插值后的时钟信号;时钟切换判断电路,其根据一组时钟选择码中的时钟选择码的变化判断是否会进行时钟信号切换,如果是,使得所述相位选择译码器将相位选择码设定为预定的码值并输出。这样能够避免时钟切换过程中产生的毛刺对相位插值器输出信号的影响。
  • 改进相位插值器
  • [发明专利]一种时钟数据恢复电路和时钟数据恢复方法-CN201410552744.4有效
  • 刘飞翔 - 青岛歌尔声学科技有限公司
  • 2014-10-17 - 2018-03-13 - H03L7/08
  • 本发明公开了一种时钟数据恢复电路和方法,该电路包括时钟产生模块,接收输入时钟信号,产生多路同频不同相的时钟信号,发送给时钟选择模块;时钟选择模块在多路同频不同相的时钟信号中选择连续的多路时钟信号发送给鉴相器;以及选择一路时钟信号作为数据时钟发送给数字相关性处理模块;鉴相器接收输入数据,并根据多路过采样时钟对输入数据进行过采样,将过采样数据发送给数字相关性处理模块;数字相关性处理模块对过采样数据进行处理,恢复出数据并反馈一个时钟选择信号给时钟选择模块;时钟选择模块根据反馈的时钟选择信号,选择与恢复出数据同相的时钟信号并输出。该电路具有电路结构简单、锁定时间短、恢复出的时钟抖动小等优点。
  • 一种时钟数据恢复电路方法
  • [实用新型]一种时钟数据恢复电路-CN201420603545.7有效
  • 刘飞翔 - 青岛歌尔声学科技有限公司
  • 2014-10-17 - 2015-03-11 - H03L7/08
  • 本实用新型公开了一种时钟数据恢复电路,该电路包括:时钟产生模块,接收输入时钟信号,产生多路同频不同相的时钟信号,发送给时钟选择模块;时钟选择模块在多路同频不同相的时钟信号中选择连续的多路时钟信号发送给鉴相器;以及选择一路时钟信号作为数据时钟发送给数字相关性处理模块;鉴相器接收输入数据,并根据多路过采样时钟对输入数据进行过采样,将过采样数据发送给数字相关性处理模块;数字相关性处理模块对过采样数据进行处理,恢复出数据并反馈一个时钟选择信号给时钟选择模块;时钟选择模块根据反馈的时钟选择信号,选择与恢复出数据同相的时钟信号并输出。该电路具有电路结构简单、锁定时间短、恢复出的时钟抖动小等优点。
  • 一种时钟数据恢复电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top