|
钻瓜专利网为您找到相关结果 53个,建议您 升级VIP下载更多相关专利
- [发明专利]相位检测方法及装置-CN202210095390.X在审
-
陈新剑;梁远军
-
深圳市紫光同创电子有限公司
-
2022-01-26
-
2023-08-04
-
G01R25/00
- 本发明公开了一种相位检测方法,应用于现场可编程逻辑门阵列技术领域。本发明提供的方法包括:接收输入脉冲信号;获取所述输入脉冲信号的主采样点;计算所述主采样点的前一单位时间内,所述输入脉冲信号的波形曲线与时间轴形成的第一面积;计算所述主采样点的后一单位时间内,所述输入脉冲信号的波形曲线与时间轴形成的第二面积;通过所述比较器比较所述第一面积和所述第二面积的大小,得到所述第一比较结果;通过数据采样电路处理所述输入脉冲信号,得到第一相位信息;通过误差采样电路处理所述第一比较结果,得到第一误差信息;通过相位检测电路的预设真值规则,对所述第一相位信息和所述第一误差信息进行计算,得到相位检测结果。
- 相位检测方法装置
- [发明专利]时钟数据恢复电路-CN202110949864.8有效
-
陈新剑;梁远军
-
深圳市紫光同创电子有限公司
-
2021-08-18
-
2023-06-30
-
H03L7/08
- 本发明提出一种时钟数据恢复电路,该电路包括:连续时间线性均衡器、判决反馈均衡器、第一比较器、第二比较器、第三比较器、第四比较器、第一选择器、第二选择器、第一采样器、第二采样器和第三采样器,通过在比较器的负信号输入端的参考电压中加入调整信号cdr_ofs,来保证时钟数据恢复电路的收敛,从而降低了时钟数据恢复电路收敛时对脉冲响应波形的要求;并且通过比较现有时钟数据恢复电路与本发明提出时钟数据恢复电路在脉冲响应仿真时的眼图,本发明的眼宽大于原有眼宽,并且左右基本对称,采样点基本在眼图中间,说明本发明提出的时钟数据恢复电路的采样点基本不会偏早,也不会偏晚。
- 时钟数据恢复电路
- [发明专利]无毛刺时钟切换电路-CN201911370944.7有效
-
张涤非;梁远军
-
深圳市紫光同创电子有限公司
-
2019-12-26
-
2023-03-14
-
H03K5/1252
- 本发明提供一种无毛刺时钟切换电路,包括:时钟选择信号产生电路、同步电路和多路选择器,时钟选择信号产生电路用于生成多个时钟选择信号,同步电路用于根据供切换的多个时钟信号对多个时钟选择信号进行同步处理,同步处理后的各时钟选择信号满足以下特性:任意相邻的两个时钟选择信号中,前一项时钟选择信号的下降沿与后一项时钟选择信号的上升沿对齐,每个时钟选择信号的上升沿与其对应的时钟信号的上升沿对齐,每个时钟选择信号的下降沿与其对应的时钟信号的后一项时钟信号的上升沿对齐;所述多路选择器根据同步处理后的多个时钟选择信号,从输入的多个时钟信号中选择一路输出。本发明能够实现多路时钟信号进行切换时,输出时钟不会产生毛刺。
- 毛刺时钟切换电路
- [发明专利]焊球排布单元及封装芯片-CN202011183946.8有效
-
班荣兴;梁远军
-
深圳市紫光同创电子有限公司
-
2020-10-29
-
2022-08-16
-
H01L23/488
- 本发明提供了一种焊球排布单元和封装芯片,所述焊球排布单元包括:垂直排列的第一信号焊球对和第二信号焊球对以及围设于所述第一信号焊球对和所述第二信号焊球对的若干接地焊球,所述第一信号焊球对包括沿第一方向间隔设置的两个第一信号焊球,所述第二信号焊球对均包括沿垂直第一方向间隔设置的两个第二信号焊球,所述第一信号焊球沿第一方向的投影落入两个所述第二差分信号焊球之间的间隔内。通过以上方式,本发明的封装芯片内焊球排布单元间的串扰小,信号传输速度增大,制备的芯片中焊球密度提高,使得芯片面积小,有利于制备微型芯片。
- 排布单元封装芯片
- [实用新型]占空比校正电路-CN202123413785.X有效
-
杨帆;翟永成;梁远军
-
深圳市紫光同创电子有限公司
-
2021-12-30
-
2022-08-16
-
H03K3/017
- 本实用新型公开了一种占空比校正电路。其中,该占空比校正电路包括信号接入端;信号调整电路,与信号接入端电性连接,接收输入的第一时钟信号,并将第一时钟信号转换为第二时钟信号;占空比检测电路,与信号调整电路电性连接,用于检测第二时钟信号的占空比,并生成反馈结果;数控延迟电路,分别与占空比检测电路、信号调整电路、信号接入端电性连接,用于根据反馈结果进行对信号调整电路生成的第二时钟信号进行相应的延迟操作。其通过信号调整电路、占空比检测电路、数控延迟电路可以有效解决建立累计时间与环路稳定性之间的冲突问题,满足输入的时钟信号有较高精度的50%占空比需求。
- 校正电路
- [发明专利]占空比校正电路-CN202111664241.2在审
-
杨帆;翟永成;梁远军
-
深圳市紫光同创电子有限公司
-
2021-12-30
-
2022-04-26
-
H03K3/017
- 本发明公开了一种占空比校正电路。其中,该占空比校正电路包括信号接入端;信号调整电路,与信号接入端电性连接,接收输入的第一时钟信号,并将第一时钟信号转换为第二时钟信号;占空比检测电路,与信号调整电路电性连接,用于检测第二时钟信号的占空比,并生成反馈结果;数控延迟电路,分别与占空比检测电路、信号调整电路、信号接入端电性连接,用于根据反馈结果进行对信号调整电路生成的第二时钟信号进行相应的延迟操作。其通过信号调整电路、占空比检测电路、数控延迟电路可以有效解决建立累计时间与环路稳定性之间的冲突问题,满足输入的时钟信号有较高精度的50%占空比需求。
- 校正电路
- [发明专利]高速接口的固定延时电路-CN202010058653.0有效
-
李凯;梁远军
-
深圳市紫光同创电子有限公司
-
2020-01-17
-
2021-06-18
-
H03K17/28
- 本发明提供一种高速接口的固定延时电路,包括:计数器电路,用于生成任意比特的移位选择信号;数据选择器电路,用于接收第一并行数据信号,并根据所述移位选择信号和第一低速时钟对所述第一并行数据信号进行重新排列,得到第二并行数据信号,所述第二并行数据信号所指示的比特的位置相对于所述第一并行数据信号所指示的比特的位置具有所述移位选择信号指示的移位比特数;时钟选择器电路,用于根据所述移位选择信号从多路具有不同相位的输入时钟中选择一路时钟进行输出,形成第二低速时钟;同步电路,用于根据所述第二低速时钟对所述第二并行数据信号进行同步。本发明能够实现高速接口多通道数据之间的初始化对齐。
- 高速接口固定延时电路
- [发明专利]选频电路-CN202011487091.8在审
-
卓春坛;梁远军
-
深圳市紫光同创电子有限公司
-
2020-12-16
-
2021-04-30
-
H03L7/099
- 本发明提供了一种选频电路,包括压控振荡器、反馈分频器、选频单元、寄存器组;所述压控振荡器,用于输出与频率调整窗口相应的频率;所述分频器,用于对所述压控振荡器输出的时钟频率进行分频,并将分频后的低频频率反馈至所述选频单元;所述选频单元,用于对参考频率和所述分频器输出的低频频率进行比较,以及根据频率搜索窗口配置频率调整窗口提供给所述压控振荡器;所述寄存器组,用于输出频率搜索窗口提供给所述选频单元。本发明的选频电路,时钟频率输出经过反馈分频器,时钟频率从高频频率分为低频频率输出,低频频率和参考频率进行比较,最终找到频率相同的低频频率。
- 电路
|