专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果11623909个,建议您升级VIP下载更多相关专利
  • [发明专利]时钟信号输出电路及时钟信号输出方法-CN201710949425.0有效
  • 李文芳;张先明 - 深圳市华星光电技术有限公司
  • 2017-10-12 - 2019-12-24 - G09G3/36
  • 本发明提供一种时钟信号输出电路及时钟信号输出方法。该时钟信号输出电路包括第一比较器、第二比较器、D锁存器、第一开关、第二开关、第三开关、电流源、及电容,在利用该时钟信号输出电路向液晶显示面板的GOA电路输出时钟信号时,搭配特定的时钟信号及起始信号的时序,使在起始信号的高电平到来之后才向液晶显示面板的GOA电路输入时钟信号,避免在起始信号高电平到来之前液晶显示面板的GOA电路接收到脉冲波形的时序信号而使正常显示时液晶显示面板的时序错乱。
  • 时钟信号输出电路方法
  • [发明专利]一种晶振输出稳定判断及控制电路-CN202111543136.3在审
  • 沈志远;王夫月;况西根 - 苏州市灵矽微系统有限公司
  • 2021-12-16 - 2022-03-22 - H03K3/017
  • 本发明公开一种晶振输出稳定判断及控制电路,所述电路自电路输入朝向电路输出包括有低频时钟生成模块、时钟信号占空比检测模块和时钟输出控制模块;所述电路输入与振荡器输出端相连接;所述低频时钟生成模块输入与振荡器输出连接,输出时钟信号占空比检测模块连接,用于将振荡器输出时钟信号二分频,并向时钟信号占空比检测模块提供触发信号;所述时钟占空比检测模块输入与振荡器输出连接,输出连接时钟输出控制模块;用于检测时钟信号占空比比值,待时钟信号占空比满足要求时向时钟输出控制模块输出复位信号;所述时钟输出控制模块输入与振荡器输出连接;输出为电路输出;用于将振荡器输出时钟信号送出。
  • 一种输出稳定判断控制电路
  • [发明专利]时钟同步模块及其同步播放影音信号的方法-CN200510062421.8无效
  • 秦颐隆;李昌鸿 - 明基电通股份有限公司
  • 2005-03-28 - 2006-10-04 - H04L7/033
  • 时钟同步模块及其同步播放影音信号的方法。时钟同步模块包括锁相回路单元及同步处理单元。锁相回路单元用以接收输出时钟信号,当锁相回路单元第一次接收输出时钟信号时,根据输出时钟信号产生接收时钟信号。同步处理单元接收程序时钟信号及接收时钟信号输出时钟信号小接收时钟信号产生后具有M个时钟,接收时钟信号小产生后具有N个时钟。当M与N发差异值大于设定值时,同步处理单元舍弃影音信号,并重新产生接收时钟信号。当差异值小于设定值时,同步处理单元依据接收时钟信号及程序时钟信号控制影音信号的播放。
  • 时钟同步模块及其播放影音信号方法
  • [发明专利]驱动芯片及显示装置-CN202010652790.7有效
  • 魏玉娜;徐福根;沈振天 - 昆山龙腾光电股份有限公司
  • 2020-07-08 - 2022-08-26 - G09G3/20
  • 本发明属于显示技术领域,涉及驱动芯片及显示装置,其中,驱动芯片包括时钟信号生成模块和时钟信号调整模块。时钟信号生成模块的输出时钟信号调整模块相连,用于输出时钟信号时钟信号调整模块。时钟信号调整模块还包括延时单元,延时单元的一时钟信号生成模块的输出端相连,延时单元的另一分别与源极驱动电路和栅极驱动电路相连,时钟信号调整模块用于根据控制信号调整与时钟信号生成模块的输出串接的延时单元的电阻的阻值以延时时钟信号,并输出延时后的时钟信号。其中,延时后的时钟信号输出时间与源极驱动电路输出源极驱动信号输出时间不同步。因此,能够减小时钟信号和源极输出信号之间的耦合影响以降低面板噪声。
  • 驱动芯片显示装置
  • [实用新型]LED驱动器及包括其的LED显示屏-CN201520790881.1有效
  • 任超 - 利亚德光电股份有限公司
  • 2015-10-12 - 2016-03-02 - G09G3/32
  • 本实用新型提供了一种LED驱动器及包括其的LED显示屏,LED驱动器包括:高频时钟模块、变频地址模块和数据存储模块,其中,高频时钟模块包括时钟输出,用于对接收到的系统时钟频率进行升频处理输出高频时钟信号;变频地址模块包括时钟输入、查询地址输出时钟信号输出时钟输入与高频时钟模块的时钟输出电连接,用于对高频时钟信号进行变频处理输出变频时钟信号和查询地址信号;数据存储模块包括查询地址输入和驱动信号输出,查询地址输入与查询地址输出电连接,用于根据查询地址信号输出与变频时钟信号的频率相同的驱动信号
  • led驱动器包括显示屏
  • [发明专利]基于超导SFQ电路的微处理器系统及其运算装置-CN202010690281.3有效
  • 杨佳洪;唐光明 - 中国科学院计算技术研究所
  • 2020-07-17 - 2023-04-25 - G06F1/04
  • 提供一种基于超导SFQ电路的运算装置,包括:NDRO,包括用于接收解除阻塞信号的数据输入,用于接收分布时钟信号时钟输入,用于接收阻塞信号的重置,以及数据输出;自时钟发生器,其接收来自NDRO数据输出信号,并输出时钟信号;运算部件,包括数据输出以及流水线冲刷信号输出,运算部件由自时钟信号驱动对输入数据进行处理并进行数据输出;其中,当NDRO接收到阻塞信号时,控制自时钟发生器不输出时钟信号,以及当NDRO接收到解除阻塞信号时,控制自时钟发生器输出时钟信号;运算部件基于其预定指令输出流水线冲刷信号
  • 基于超导sfq电路微处理器系统及其运算装置
  • [发明专利]一种IP核的扫描时钟生成装置和方法-CN202011548052.4在审
  • 刘亚东 - 瓴盛科技有限公司
  • 2020-12-24 - 2021-04-16 - G06F30/333
  • 本发明提供一种IP核的扫描时钟生成装置,包括:连接成扫描链的多个寄存器,每一寄存器的时钟输入连接时钟信号,多个寄存器输出多比特信号,所述多比特信号在所述时钟信号的每个时钟脉冲内移动一个比特;译码器,具有多个输入和多个输出,所述多个输入连接所述多个寄存器的输出以接收多比特信号,所述多个输出输出根据所述多比特信号独热译码产生的多路时钟门控信号;多个时钟门控单元,每一时钟门控单元的时钟输入输入所述准扫描时钟信号,每一时钟门控单元的使能分别连接一路时钟门控信号,每一时钟门控单元的输出提供一路用于IP核的扫描时钟信号;多个时钟门控单元的强制门控信号输入与多个寄存器的使能信号连接。
  • 一种ip扫描时钟生成装置方法
  • [发明专利]激光时钟信号发生器-CN201780043585.7有效
  • R·弗莱格;D·莫斯曼;F·施蒂尔;C·施托尔岑布尔格 - 通快激光有限责任公司
  • 2017-07-12 - 2021-09-03 - H01S3/10
  • 一种用于控制用于产生脉冲式激光束的激光束发生器的激光时钟信号发生器(21),所述激光时钟信号发生器具有时钟信号输出(20)、基本时钟发生器(1)和时钟预给定信号输入(7),所述时钟信号输出能够供给到所述激光束发生器,所述基本时钟发生器产生能够在所述时钟信号输出(20)上输出的基本时钟信号,所述时钟预给定信号输入用于连接外部的时钟预给定信号,在所述激光时钟信号发生器中,设有控制单元(2),所述控制单元控制所述基本时钟发生器在所述基本时钟发生器(1)与所述时钟信号输出(20)之间布置有超频保护装置(5)。
  • 激光时钟信号发生器
  • [发明专利]一种FPGA的时钟信号输出电路及其处理方法-CN200810114710.1无效
  • 邹杨 - 北京中星微电子有限公司
  • 2008-06-11 - 2009-01-28 - H03K19/173
  • 本发明披露了一种FPGA时钟信号输出电路,含有时钟管理单元和全局缓冲器,时钟管理单元产生的时钟信号经全局缓冲器分配,而且,该种FPGA时钟信号输出电路还含有触发器单元和选择器,触发器单元的时钟信号与全局缓冲器的输出连接,触发器单元的数据输入信号为恒定的逻辑信号,触发器单元提供正、反输出信号给选择器的输入信号,选择器的控制信号与所述的时钟管理单元输出时钟信号连接,选择器输出时钟信号到FPGA的输出引脚。采用该电路输出的FPGA时钟信号减少了延迟,降低了外部负载对FPGA内部时钟树的负面影响。
  • 一种fpga时钟信号输出电路及其处理方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top