专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果142461个,建议您升级VIP下载更多相关专利
  • [发明专利]一种基于TDPL逻辑的数值比较器-CN201811298114.3有效
  • 张跃军;栾志存;吴秋丰;李立威 - 宁波大学
  • 2018-11-01 - 2022-07-15 - H03K5/24
  • 本发明公开了一种基于TDPL逻辑的数值比较器,包括一个异或门和两个或非门,异或门和两个或非门的工作逻辑分别为三相双轨预充逻辑,异或门的第一输入端和两个或非门的第一输入端连接,异或门的第一反相输入端和两个或非门的第一反相输入端连接,异或门的第二输入端和两个或非门的第二输入端连接,异或门的第二反相输入端和两个或非门的第二反相输入端连接,异或门的预充控制端和两个或非门的预充控制端连接,异或门的求值控制端和两个或非门的求值控制端连接,异或门的放电控制端和两个或非门的放电控制端连接;优点是同时具备抗逆向工程和差分功耗分析功能。
  • 一种基于tdpl逻辑数值比较
  • [发明专利]一种逻辑或非门电路及逻辑或非门电路设计方法-CN202010193571.7在审
  • 宋弢;庞善臣;王淑栋;王珣 - 中国石油大学(华东)
  • 2016-07-04 - 2020-07-14 - G06N3/063
  • 本发明提出了一种逻辑或非门电路及逻辑或非门电路设计方法,基于脉冲累加信息编码方式,使用统一神经计算单元,辅以1类信息过滤单元,通过神经计算单元和信息过滤单元的级联实现了逻辑或非门的计算过程。本发明基于脉冲神经膜系统和匀质神经细胞的逻辑或非门设计方法,将构造逻辑或非门使用的神经计算单元种类降至最少的1种,这有助于利用统一的神经计算单元实现神经电路;利用神经元的级联,实现信息的传递和并行处理,最终实现执行逻辑计算的功能,具有分布式并行的计算特性,可以为神经电路的实现提供可行的计算模型。
  • 一种逻辑非门电路电路设计方法
  • [发明专利]一种差分逻辑存储器行列选择电路和芯片-CN201811364490.8有效
  • 徐煜明;陈荣盛;覃俣宁;吴朝晖;李斌;李国元 - 华南理工大学
  • 2018-11-16 - 2021-05-14 - G11C11/4063
  • 本发明公开了一种差分逻辑存储器行列选择电路和芯片,电路采用单极型金属氧化物薄膜晶体管工艺制造,其包括计数器和译码器;所述计数器由第1至第n个D触发器级联而成;n≥2且n为正整数;所述译码器由第1至第2n个多输入或非门构成;所述第1至第2n个多输入或非门结构相同且均由若干个差分逻辑或门和若干个差分逻辑或非门构成,所述差分逻辑或门和差分逻辑或非门均包括第一至第六本发明采用差分逻辑或门和差分逻辑或非门替代伪CMOS逻辑门构成译码器;在稳态时,该差分逻辑或门和差分逻辑或非门不存在电源到地的低阻抗通路,因此静态功耗为零,大大减少了器件的功耗。
  • 种差逻辑存储器行列选择电路芯片
  • [发明专利]低功耗双层阻挡接触式双向异或非门集成电路及制造方法-CN202110769076.0有效
  • 靳晓诗;王妍;刘溪 - 沈阳工业大学
  • 2021-07-07 - 2023-10-13 - H01L29/786
  • 本发明公开了低功耗双层阻挡接触式双向异或非门集成电路及制造方法,通过具有双层阻挡接触式结构特征的单个晶体管即可实现集成电路的异或非门逻辑功能,简化了异或非门电路结构的复杂度,易于集成电路集成度的提升,解决了源区和漏区过短,会导致由传统MOS场效应晶体管所组成异或非门集成电路功能退化和逻辑失效等问题,并使逻辑门实现了双向传输功能,因此极大地简化了异或非门电路结构的复杂度;利用源区或漏区具有双层阻挡接触式结构特征,在源区或漏区缩减至纳米级尺寸时,结合两个栅电极的共同作用,使异或非门工作在非“1”状态时功耗显著降低,在简化异或非门电路结构的同时,确保集成电路在极端尺寸下可以高性能稳定工作。
  • 功耗双层阻挡接触双向非门集成电路制造方法
  • [实用新型]ECL耦合逻辑门电路-CN201420122148.8有效
  • 王德春 - 四川德铭电子科技有限公司
  • 2014-03-18 - 2014-07-30 - H03K19/086
  • 本实用新型公开了一种ECL耦合逻辑门电路,包括第一或非门电路、第二或非门电路、或门电路和与门电路,所述第一或非门电路的第一输出端与所述与门电路的第一输入端连接,所述第一或非门电路的第二输出端与所述第一或门电路的第一输入端连接,所述第二或非门的第一输出端与所述与门电路的第二输入端连接,所述第二或非门的第二输出端与所述与门电路的第二输入端连接。本实用新型ECL耦合逻辑门电路具有较大的灵活性,其基本门同时具有或/或非输出,使本实用新型的逻辑功能较强,同时通过多个门电路的配合工作,使其功耗能够有一定程度上的降低。
  • ecl耦合逻辑门电路
  • [实用新型]新型分频器-CN202121888899.7有效
  • 陆熙良;曾奕恩 - 北京北斗华大科技有限公司
  • 2021-08-12 - 2022-01-14 - H03K23/00
  • 本实用新型实施例公开了一种新型分频器,包括4个规格相同的三输入或非门,所述4个三输入或非门之间环形连接,三输入或非门的输出端连接下一个相邻的三输入或非门的一输入端。本实用新型仅需一级逻辑门,相比一般需要一个分频器再用与非门或是或非门去合成25%占空比输出的两级做法,可以有效的节省功耗和面积。
  • 新型分频器
  • [发明专利]环形振荡器及测试方法-CN202210273250.7在审
  • 陈婵;邱安平 - 长鑫存储技术有限公司
  • 2022-03-18 - 2023-09-22 - H03K3/03
  • 该环形振荡器包括第一逻辑门、第二逻辑门、开关电路。其中,第一逻辑门配置为接收测试信号。第二逻辑门包括依次连接的第一与非门和第一或非门。其中,第二逻辑门的输出端连接第一逻辑门的输入端,且第二逻辑门配置为接收第一逻辑门的输入以形成回路。开关电路包括第一开关电路和第二开关电路。第一开关电路可以配置为控制第一与非门的供电端和第一或非门的接地端的通断。第二开关电路配置为控制第一与非门的接地端的通断。在对器件进行NBTI测试时,由于与非门或非门对器件的NBTI效应更为明显,这样能够提高对器件NBTI效应测试的准确性,从而能够准确的预测器件的使用寿命。
  • 环形振荡器测试方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top