专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果201185个,建议您升级VIP下载更多相关专利
  • [发明专利]数模转换电路、方法和显示装置-CN201810436730.4有效
  • 王糖祥;宋琛 - 京东方科技集团股份有限公司
  • 2018-05-09 - 2020-04-24 - H03M1/66
  • 所述数模转换电路包括第一数模转换子电路和第二数模转换子电路;所述第二数模转换子电路包括a个低位电压选择模块、加权求和运算放大器、a个开关控制模块和a个储能模块;所述加权求和运算放大器包括反相输入端、运算放大输出端和a个同相输入端;所述反相输入端与所述运算放大输出端连接;a为大于1的整数;所述加权求和运算放大器用于在数模转换阶段对所述a个同相输入端输入的电压进行加权求和,得到相应的模拟电压,并通过所述运算放大输出端输出所述模拟电压
  • 数模转换电路方法显示装置
  • [发明专利]一种二维光子相干卷积运算芯片及其应用系统-CN202310475354.0在审
  • 郭清水;尹坤;刘硕;杨李杰 - 之江实验室
  • 2023-04-28 - 2023-08-04 - G06N3/067
  • 本发明公开了一种二维光子相干卷积运算芯片及其应用系统,属于光电集成技术领域,本发明通过光子集成技术将完成卷积运算的强度调制器、相干延时加权单元、一级延时波导一体化集成。利用一级延时波导实现强度调制光信号的一级时间交织;利用包含幅度控制器、移相器和二级延时波导的相干延时加权单元实现待卷积信号的二级时间交织、卷积核矩阵系数加权及相干求和得到一级相干求和光信号,一级相干求和光信号在光域融合得到二级相干求和光信号,二级相干求和光信号与参考光信号光域融合得到相干求和光信号,相干求和光信号完成光电转换即可实现卷积求和运算。本发明将光作为信息载体,可大幅提高卷积运算的速率及能效比。
  • 一种二维光子相干卷积运算芯片及其应用系统
  • [发明专利]基于相位加权的偏移干扰检测方法及装置-CN202110981049.X在审
  • 刘东林;张化通;黄露;叶茂 - 珠海全志科技股份有限公司
  • 2021-08-25 - 2022-01-11 - H04L27/38
  • 本发明公开了一种基于相位加权的偏移干扰检测方法及装置,该方法包括:获取待检测的目标信号;对所述目标信号与预设的基准匹配序列进行卷积运算,以得到多个中间乘积结果,和卷积结果;对所述多个中间乘积结果和多个相位加权序列分别进行加权求和运算,得到多个加权求和结果;根据所述卷积结果和所述多个加权求和结果,以及比较阈值集合,确定所述目标信号的偏移干扰信息。可见,本发明能够利用相位加权序列对多个中间乘积结果进行加权,以得到以偏移干扰为检测对象的匹配对象,一方面能够降低加权运算的实现复杂度,另一方面能够实现高效精确的偏移干扰检测效果,进而可以降低误报率,提高精确度
  • 基于相位加权偏移干扰检测方法装置
  • [发明专利]融合感知与计算的CMOS图像传感系统-CN202210652910.2在审
  • 金晶;吴可;过悦康;周健军 - 上海交通大学
  • 2022-06-08 - 2022-08-26 - H04N5/374
  • 一种融合感知与计算的CMOS图像传感系统,包括:像素单元、读出互联单元及A/D转换单元,像素单元感知入射光,将入射光转换为大小与入射光的强度成正比的电流信号,读出互联单元对多个像素单元的输出电流进行求和,A/D转换单元将求和后的电流在电容上进行积分并转换为电压信号后进行A/D转换,得到求和结果的数字化表示,实现感知光信号的求和数字化表示。本发明利用传感器内运算技术、融合感知与计算的低功耗CIS,利用模拟域运算代替数字域运算,在CIS的像素单元中协同进行图像感知及运算,从而实现像素内可变增益及线性度补偿,输出电流信号可直接在传感器内进行加权和;复用斜坡ADC的采样电容进行加权和;通过模拟域运算减少直接读出信号的ADC电路及数据传输电路的开销。
  • 融合感知计算cmos图像传感系统
  • [发明专利]一种高速采样积分兼具加权求和功能的积分器-CN202210438020.1在审
  • 刘博;王阁藩;张伟哲;王想军;王金婵;张羽 - 河南科技大学
  • 2022-04-20 - 2022-08-23 - H03M3/00
  • 一种高速采样积分兼具加权求和功能的积分器,包括:运算放大器和外围电路,外围电路包括至少一路叠加积分电路和采样/积分电路,叠加积分电路和采样/积分电路均由开关组件和电容组件组成,叠加积分电路和采样/积分电路的开关组件均由时序信号Φ1、Φ2控制进行导通和断开,至少一路叠加积分电路并联在采样/积分电路上并同时接收输入信号,若叠加积分电路和采样/积分电路输入相同信号,配合所述运算放大器以实现采样叠加并积分,若叠加积分电路和采样/积分电路输入信号不同,配合所述运算放大器实现加权求和并积分。通过添加一条输入信号传输支路,实现叠加积分,提高积分器的采样和积分速度;也可以通过改变输入信号,实现加权求和与积分。
  • 一种高速采样积分兼具加权求和功能积分器
  • [发明专利]一种基于加权叠加的直接中频信道化方法-CN201510107425.7有效
  • 周云;罗旭;刘霖;常俊杰;于雪莲 - 电子科技大学
  • 2015-03-12 - 2018-11-13 - H04L27/00
  • 该发明公开了一种基于加权叠加的直接中频信道化方法,属于数字信号处理技术领域,具体涉及数字信道化技术。该发明首先采用数据寄存器降低数据采样率,然后对每次数据寄存器中的各个数据进行加权处理,再对加权后数据进行分段,对每个分段数据相同位置数据进行求和,然后对求和数据进行离散傅里叶变换,最后对变换后数据进行调制该发明利用加权叠加运算,不需要复杂的卷积滤波运算运算效率高,实时性强;只需要1个滤波器就同时得到K个子信道信号;直接对宽带中频信号进行信道化,节省了传统宽带数字信道化方法的多路并行DDC和DDC后的信道化模块
  • 一种基于加权叠加直接中频信道方法
  • [发明专利]纸币涂鸦的检测方法及装置-CN201710530067.X有效
  • 雷刚;王荣秋;赵政;陈春光;余元超 - 广州广电运通金融电子股份有限公司
  • 2017-07-03 - 2019-11-19 - G07D7/187
  • 本发明公开了一种纸币涂鸦的检测方法,通过以纸币水印区作为标准,分别计算其在反射图像和透射图像上的灰度直方图后进行加权求和后获得加权灰度直方图,根据加权灰度直方图进行均值运算后获得灰度背景阈值,将反射图像中非水印区空白区域的灰度直方图和水印区的灰度直方图进行累加求和获得所述反射图像的灰度直方图,基于所述灰度背景阈值和所述反射图像的灰度直方图,通过比例运算后获得所述待测纸币的涂鸦指数,解决了现有纸币图像涂鸦检测方法算法复杂、耗时长的问题,能定量描述纸币的涂鸦程度,适用于各种不同类型的纸币,快速有效
  • 纸币涂鸦检测方法装置
  • [发明专利]使用反馈环路进行符号时间恢复的设备和方法-CN202010933109.6在审
  • 权赫准;丁亚聪 - 三星电子株式会社
  • 2020-09-08 - 2021-03-16 - H04L25/02
  • 第一方法包括:接收估计的第一到达路径FAP;处理估计的FAP;对处理后的估计FAP提供取整运算以产生用于调整快速傅里叶变换FFT窗口的调整值;基于处理后的所述估计的FAP来确定量化误差;以及对所述量化误差与处理后的所述估计的FAP进行求和。第二方法包括:接收估计的FAP;确定所述估计的FAP的加权平均;处理所述估计的FAP的加权平均;对所述估计的FAP的处理后的加权平均提供取整运算以产生用于调整FFT窗口的调整值;基于先前时隙中的所述估计的FAP的处理后的加权平均来确定延迟的STR调整;以及第所述延迟的STR调整与当前时隙中的所述估计的FAP的处理后的加权平均求和
  • 使用反馈环路进行符号时间恢复设备方法
  • [发明专利]一种光子神经网络卷积加速芯片-CN202211146164.6有效
  • 郭清水;尹坤;吉晨;刘士圆;柴田;应小俊;王继厚 - 之江实验室
  • 2022-09-20 - 2022-12-30 - G06N3/067
  • 本发明公开了一种光子神经网络卷积加速芯片,适用于所有包含卷积运算的深度学习网络。本发明光子神经网络卷积加速芯片由完成卷积加速运算的调制器、耦合器、波分延时加权单元及平衡光电探测器一体化集成。本发明基于波分复用技术将待处理信号分别加载到多个光载波上,通过解波分复用、光幅度控制与延迟波导实现不同载波信号的卷积核系数加权与时间交织,通过平衡光电探测器实现加权求和运算。本发明利用一对集成波分延时加权单元即可实现任意实数卷积核矩阵系数的构建,结合延时可完成任意信号的卷积加速运算。将光作为信息载体,可实现低功耗、高速率卷积运算
  • 一种光子神经网络卷积加速芯片
  • [发明专利]一种加权求和存内计算电路及存储器-CN202310350594.8在审
  • 王宗巍;杨韵帆;蔡一茂;黄如 - 北京大学
  • 2023-04-04 - 2023-07-18 - G06N3/065
  • 本发明提供一种加权求和存内计算电路及存储器,其中的电路包括:呈对称分布的第一阵列(阵列A)和第二阵列(阵列B),以及外围电路;其中,当使用第一阵列进行存内计算时,首先把第一阵列和第二阵列通过外围电路断开连接,向第一阵列输入预充电压及脉冲信号,并通过第一阵列执行按位矩阵向量乘法运算;随后第一阵列和第二阵列通过外围电路实现连接,第一阵列和第二阵列组成开关电容电路,以通过第二阵列获取与脉冲信号对应的模拟求和及模拟加权求和运算,并输出运算结果。
  • 一种加权求和计算电路存储器

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top