专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果154740个,建议您升级VIP下载更多相关专利
  • [发明专利]SRAM型FPGA的低功耗设计方法-CN201210007365.8有效
  • 黄柯衡;胡瑜;李晓维 - 中国科学院计算技术研究所
  • 2012-01-11 - 2012-07-25 - G06F17/50
  • 本发明提供一种SRAM型FPGA的低功耗设计方法,包括:步骤一、根据FPGA结构及电路信息,建立漏电功耗信息图;步骤二、在布线阶段对各MUX所对应的漏电功耗进行评估,得到漏电功耗;步骤三、将所述漏电功耗引入布线代价函数,从而在布线过程中降低电路漏电功耗。上述方法在布线阶段对电路进行低功耗设计,在布线过程中综合考虑电路时延开销、拥塞开销和漏电功耗开销,几乎不会对电路时序性能产生影响。通过修改电路连线实现方式进行低功耗设计,与FPGA芯片结构无关,不会对FPGA芯片的工艺制造产生影响,对当前主流FPGA均适用,而且不会引入额外的面积开销
  • sramfpga功耗设计方法
  • [发明专利]网络设备功耗优化方法、装置、网络设备和存储介质-CN202211722822.1在审
  • 董琴 - 迈普通信技术股份有限公司
  • 2022-12-30 - 2023-05-30 - H04L41/0833
  • 本发明实施例提出一种网络设备功耗优化方法、装置、网络设备和存储介质,当满足功耗优化条件时,确定满足功耗优化需求的目标负载组以及待调整的候选成员端口;根据各待调整的候选成员端口的功耗因子计算出的各待调整的候选成员端口开销值大小,选取待调整的目标成员端口;将目标成员端口进行主备角色的切换;选取目标备用端口进行下电,作为下电备用端口;目标备用端口为备用端口中超出备用端口数阈值的开销值大的备用端口。在保证数据传输效率和可靠性的情况下,本方案根据功耗开销值大小动态切换主备角色,并将超出阈值的功耗开销值大的备用端口进行下电,从而动态调整网络设备的实际功耗,进而实现网络设备的节能环保。
  • 网络设备功耗优化方法装置存储介质
  • [发明专利]具有低功耗功能的抗电荷共享D锁存器-CN202010041863.9在审
  • 郭靖;杜芳芳 - 中北大学
  • 2020-01-15 - 2020-06-02 - H03K19/003
  • 具有低功耗功能的抗电荷共享D锁存器,属于集成电路可靠性中的抗核加固领域。解决了传统的抗电荷共享的D锁存器所需晶体管多、面积大、功耗开销大的问题。个PMOS晶体管P1至P20和10个NMOS晶体管N1至N10,且主要采用了PMOS管并联的方式来对翻转的节点进行容错,这种连接方式可以有效的降低具有阈值电压损失的节点数,因此,锁存器具有较低的面积和功耗开销本发明主要应用于中低频的低功耗电路中。
  • 具有功耗功能电荷共享锁存器
  • [发明专利]一种低开销的数字功耗补偿电路-CN201610773363.8有效
  • 崔浩林;关红波 - 北京中电华大电子设计有限责任公司
  • 2016-08-30 - 2019-05-07 - G06K19/07
  • 本发明公开了一种低开销的数字功耗补偿电路,该电路包括用于控制数字功耗补偿电路开关的门控阵列、产生原始驱动信号的电路、用于增加负载翻转频率的数字倍频电路以及功耗补偿使用的负载单元。当需要进行数字功耗补偿时,首先由软件或者硬件启动特殊功能寄存器,特殊功能寄存器的数字与需要打开的路数相对应,并且该寄存器接口输出作为时钟门控使能信号。门控单元的输出接入到产生原始驱动信号的电路。通过这种高频率的信号来驱动负载阵列,可在实现功耗补偿的前提下,有效的节省负载阵列面积的开销
  • 一种开销数字功耗补偿电路
  • [发明专利]一种超低功耗的时序错误预测芯片-CN202310361228.2有效
  • 刘政林;于润泽;邓茜;黎振豪;汪钊旭 - 华中科技大学
  • 2023-04-07 - 2023-06-20 - G06F1/3296
  • 本发明公开了一种超低功耗的时序错误预测芯片,属于芯片设计技术领域,包括:时序错误探测电路、时序错误预测电路、预错窗口调节电路、预错窗口生成电路、电源电压调节辅助计数电路、电源电压调节电路和根节点时钟使能单元;该芯片解决了传统时序错误检测与纠正技术中宽检错窗口与额外面积开销、更低工作电压与更高纠错时钟周期开销之间的关键矛盾;同时解决了传统时序错误预测方法中低压时钟网络延时的高不确定性导致的预测策略失效和芯片面积严重增加的问题因此,该芯片对于超低工作电压、低面积开销、低纠错时钟周期开销和高错误检测能力的超低功耗芯片设计有着重要意义。
  • 一种功耗时序错误预测芯片
  • [发明专利]一种光网络高阶开销处理装置及其方法-CN200510033832.4有效
  • 柳海波;杨锋国 - 华为技术有限公司
  • 2005-04-01 - 2006-10-04 - H04J3/08
  • 本发明的一种光网络高阶开销处理装置及其方法,所述装置的开销处理装置包括:开销存储器、开销处理器、处理结果和中间状态存储器、开销处理器控制模块;所述开销处理器控制模块控制连接所述开销存储器、开销处理器、处理结果和中间状态存储器,由系统芯片输入所有要处理的开销字节的时隙和解扰后的数据,以及对应的虚容器编号,所述开销处理器对字节进行编码,把同一通道的所有开销字节存入同一个开销存储器的地址;同时按照虚容器编号把不同的通道开销字节依次存入不同的地址空间,以便开销处理逻辑来轮询处理。本发明装置及其方法针对大容量芯片的高阶开销,只使用一套开销处理逻辑,大大节省了芯片面积和功耗,从而也降低了生产成本。
  • 一种网络开销处理装置及其方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top