专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果6155个,建议您升级VIP下载更多相关专利
  • [发明专利]集成电路-CN202110126664.2在审
  • 简绍伦;王柏钧;庄惠中;陈志良;田丽钧 - 台湾积体电路制造股份有限公司
  • 2021-01-29 - 2021-08-31 - H01L27/02
  • 在此揭示的一集成电路包括:若干单元行,这些单元行在一第一方向上延伸;及一多位元单元,该多位元单元具有包括于这些单元行中的若干位元单元。这些位元单元包括M个位元单元,且该M个位元单元的一第N个位元单元的一输出信号是该M个位元单元的一第(N+1)个位元单元的一输入信号,N及M为正整数。这些位元单元的一第一位元单元及这些位元单元的一第M个位元单元是对角地配置于该多位元单元中的不同单元行中,且该第N个位元单元及该第(N+1)个位元单元是对角地配置于该多位元单元中的不同单元行中。
  • 集成电路
  • [发明专利]非同步传输位元流的编码与解码方法与装置-CN01134416.4无效
  • 吴世棋 - 矽统科技股份有限公司
  • 2001-10-31 - 2003-05-07 - H04L12/28
  • 一种非同步传输位元流的编码与解码方法,使用一存有一回圈数与位元数的电脑装置,至少包含以下步骤依序储存一初始位元流及资料位元流的位元,其中初始位元流的位元数目等于回圈数;平行执行一第一及第二组的该些被储存的连续位元间的逻辑运算而得到一第三组位元,其中该第一、第二及第三组位元的数目等于该位元数,且第一及第二组的首位元分别为初始位元流及资料位元流的首位元;另,本发明还提供非同步传输位元流的编码与解码装置,包括储存一回圈数与位元数的第一装置、依序储存一初始位元流及资料位元流的复数位元的第二装置、及平行执行该些被储存的连续位元间的逻辑运算的第三装置;借此,本发明可以使用一电脑装置中的软件进行平行运算,而提高编/解码的速度。
  • 同步传输位元编码解码方法装置
  • [发明专利]以检查位元对指令进行加密保护的装置及方法-CN200410001822.8无效
  • 梁伯嵩 - 凌阳科技股份有限公司
  • 2004-01-14 - 2005-07-20 - G06F1/00
  • 本发明提出一种以检查位元对指令进行加密保护的装置及方法,其包含有一检查位元产生装置、一第一检查位元位置产生装置及一检查位元插入装置。该检查位元产生装置是依据一欲输出的指令以产生一检查位元,其中,该指令具有复数个位元;该第一检查位元位置产生装置依据该指令及一预定的法则以产生该检查位元的插入位置N(N为正整数);该检查位元插入装置依据该第一检查位元位置产生装置所产生的插入位置N,将该检查位元插入该指令的第N-1与第N位元之中,以产生一加密指令。
  • 检查位元指令进行加密保护装置方法
  • [发明专利]失效位元的修补方法及装置-CN202010833678.3有效
  • 陈予郎 - 长鑫存储技术有限公司
  • 2020-08-18 - 2023-09-12 - G11C29/44
  • 本公开是关于一种失效位元的修补方法及装置,涉及集成电路技术领域,可以应用于对芯片中的失效位元进行修补的场景。该方法包括:确定待修补芯片中包括多个目标修补区域的待修补区域;采用备用电路对各目标修补区域中的第一失效位元进行第一修补处理;执行第二失效位元的位置确定步骤以确定第二失效位元位元位置,并对第二失效位元进行第二修补处理;确定各目标修补区域的未修补失效位元,并递归执行第二失效位元的位置确定步骤以得到未修补失效位元的测试修补位置,以根据测试修补位置对未修补失效位元进行第三修补处理。本公开提出最佳化备用电路分派的三个不同阶段的失效位元修补处理方案,可以得到针对芯片中失效位元的最佳修补方案。
  • 失效位元修补方法装置
  • [发明专利]以保护位元码对一程序进行加密保护的装置-CN200410001821.3无效
  • 梁伯嵩 - 凌阳科技股份有限公司
  • 2004-01-14 - 2005-07-20 - G06F1/00
  • 本发明提出一种以保护位元码对一程序进行加密保护的装置,该程序具有复数指令P(P为正整数),该装置包含一保护位元码产生装置、一第一保护位元码位置产生装置及一保护位元码插入装置。该保护位元码产生装置是依据该程序复数指令以产生复数个保护位元码,该复数个指令具有复数个位元I(I为正整数);该第一保护位元码位置产生装置依据执行该程序时处理器状态以产生该复数个保护位元码的复数个插入位置N(N为正整数);该保护位元码插入装置依据该第一保护位元码位置产生装置所产生的插入位置N,分别将该复数个保护位元码插入该程序复数指令第N-1与第N位元之中,以产生一加密的程序。
  • 保护位元程序进行加密装置
  • [实用新型]双端口静态存储器的写辅助电路-CN201720215501.0有效
  • 宋俊华 - 苏州中芯原微电子有限公司
  • 2017-03-07 - 2017-09-29 - G11C11/419
  • 本实用新型公开了一种双端口静态存储器的写辅助电路,所述写辅助电路包括将A端口位元线和B端口位元线锁定在低电平的位元线低电平锁定模块,将A端口反相位元线和B端口反相位元线锁定在高电平的反相位元线高电平锁定模块,将A端口反相位元线和B端口反相位元线锁定在低电平的反相位元线低电平锁定模块,将A端口位元线和B端口位元线锁定在高电平的位元线高电平锁定模块,A端口写入使能控制线,以及B端口写入使能控制线。
  • 端口静态存储器辅助电路
  • [发明专利]集成电路元件与位元组抹除的方法-CN200410059436.4有效
  • 洪俊雄;张钦鸿 - 旺宏电子股份有限公司
  • 2004-06-22 - 2005-04-27 - H01L27/115
  • 本发明是关于一种集成电路元件与位元组抹除的方法,是以垂直页面为基础,并藉由位元组的抹除支援位元组。在一垂直页面中的位元组被抹除,然后在暴露于因抹除程序所致的应力后,在此垂直页面中与被抹除位元组共享位元线的其它位元组被提供至一编程验证动作。在页面中其余的位元组如果验证失败,则被再度编程以恢复资料。因此,位元组的抹除可在无抹除/再度编程的循环下被执行,并且只有在相同垂直页面中的记忆胞如被抹除位元组会被再度编程,其在共享的位元线上遭受抹除电位的应力足以改变其定限越界。
  • 集成电路元件位元方法
  • [发明专利]失效位元处理方法-CN202310587470.1有效
  • 朱智惟 - 长鑫存储技术有限公司
  • 2023-05-24 - 2023-10-13 - H01L21/66
  • 本公开是关于一种失效位元处理方法,涉及半导体技术领域,失效位元处理方法包括:确定目标对象的待处理区域,失效位元分布于待处理区域;采用滑动检测窗口在待处理区域滑动,并在滑动过程中确定滑动检测窗口内的失效位元组成的失效位元簇;确定失效位元簇的类型,并根据失效位元簇的类型确定失效位元簇的失效处理策略。滑动检测窗口的滑动检测方式提高了对失效位元组成的失效位元簇的检测覆盖率和准确性,避免了部分失效位元簇的检测遗漏,并确定对应的失效处理策略以作针对性处理,有效降低了后段成本,提升了产品良率。
  • 失效位元处理方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top