[发明专利]一种二点五小数分频器在审

专利信息
申请号: 202211457007.7 申请日: 2022-11-21
公开(公告)号: CN115913217A 公开(公告)日: 2023-04-04
发明(设计)人: 李宇根;纪宣胜;王志华 申请(专利权)人: 清华大学
主分类号: H03K21/02 分类号: H03K21/02;H03K21/08;H03K23/68
代理公司: 北京集佳知识产权代理有限公司 11227 代理人: 张珊珊
地址: 10008*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种二点五小数分频器,包括:分频模块;所述分频模块包括:第一CML锁存器、第二CML锁存器、第三CML锁存器、第四CML锁存器、第五CML锁存器、第六CML锁存器和逻辑门;所述逻辑门是与门,或者,所述逻辑门是或门。通过本发明实施例提供的二点五小数分频器,不需要设置延时单元和数字校准电路,可有效降低电源电压、温度变化等影响,对电源电压、温度变化的鲁棒性较强,具有较高的稳定性;该分频模块主要由CML电路构建而成,结构简单,成本较低,且可以工作在较高的频率。
搜索关键词: 一种 二点五 小数 分频器
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202211457007.7/,转载请声明来源钻瓜专利网。

同类专利
  • 可配置计数器、斜坡发生器、模数转换器及图像传感器-202311148314.1
  • 林文龙;侯金剑;邓志吉 - 思特威(上海)电子科技股份有限公司
  • 2023-09-07 - 2023-10-13 - H03K21/02
  • 本发明提供一种可配置计数器、斜坡发生器、模数转换器及图像传感器,包括:比较模块,用于确定模数转换器的量化码值所需的区间数;模式切换装置生成旁路控制信号及计数赋值信号以确定计数模式;计数模块确定浮动计数位宽及最小计数位宽;可配置计数器基于浮动计数位宽与最小计数位宽调节斜坡斜率,对量化码值进行分段量化。本发明的可配置计数器、斜坡发生器、模数转换器及图像传感器,通过将线性的斜坡调整为分段式斜率的斜坡,在强光环境下调整斜坡电压的斜率,提高量化速度的同时减小了功耗,同时结构简单,不会造成芯片面积的大幅增加,具有广泛的适用性。
  • 一种低功耗高速预分频器电路-202320412135.3
  • 武彦雄;张沅沅;王娜 - 西安柏信晟电子科技有限公司
  • 2023-03-07 - 2023-10-13 - H03K21/02
  • 本实用新型公开了一种低功耗高速预分频器电路,包括:集成传输门的反相器结构、第一集成传输门的反相器结构、第二集成传输门的反相器结构、第一集成复位的反相器结构、第二集成复位的反相器结构、复位结构、MOS管传输门、传输门T1、传输门T2、驱动模块。本实用新型能够降低信号通路的延迟,提高2分频电路的工作频率,从而实现高速预分频电路的设计。由于2分频电路中都为反相器结构,因此几乎没有静态功耗,从而实现低功耗的目的。通过反相器结构、复位结构实现2分频电路整个信号传输通路的关断以及输出拉至低电平的复位功能,以及通过传输门T1、传输门T2的导通和关断,实现输入信号直通或2分频的选通输出的功能。
  • 一种电信号无损分频电路-202320221039.0
  • 黎健宽 - 佛山市宏音行音响有限公司
  • 2023-02-15 - 2023-09-22 - H03K21/02
  • 一种电信号无损分频电路,涉及一种分频技术领域,包括串接的频段范围为F1的电感L、频段范围为F2的电容C,靠近信号输入端的电感L或者电容C上并接差分放大器U1;或者,包括与电阻R串接的频段范围为F1的电感L或者频段范围为F2的电容C,靠近信号输入端的电感L或者电容C上并接差分放大器U,F为信号的全频段范围。本实用新型与已有技术相比,具有能平衡阻抗与电感间关系,以使分频频段足够大的优点。
  • 高速异步双模预分频器及其控制方法、电子设备-202311061943.0
  • 张文通 - 芯潮流(珠海)科技有限公司
  • 2023-08-23 - 2023-09-19 - H03K21/02
  • 本发明提供一种高速异步双模预分频器及其控制方法、电子设备,该分频器包括第一触发器,其控制信号输入端接收第一与门输出的信号;第二触发器,其控制信号输入端接收第二与门输出的信号,第二与门接收第一触发器、第二触发器输出的信号;第三触发器,其信号输入端接收自身的输出信号;并且,第一触发器与第二触发器均接收基准时钟信号,第三触发器的时钟信号输入端接收第二触发器输出的信号;第一与门接收第二触发器、第三触发器输出的信号,并且接收分频比控制信号。本发明还提供上述高速异步双模预分频器的控制方法。该电子设备具有上述的高速异步双模预分频器。本发明所使用的电子器件数量较少,能减少电路的面积,对电源电压的要求较低。
  • 一种电机纹波计数系统、有刷电机及计数方法-202310780643.1
  • 黄钧 - 北京紫光芯能科技有限公司
  • 2023-06-28 - 2023-09-01 - H03K21/02
  • 本申请实施例公开了一种电机纹波计数系统、有刷电机及计数方法,系统包括:信号采集电路、计数器和至少三个快速比较器;所述信号采集电路,用于采集有刷电机的电流信号;所述至少三个快速比较器的第一输入端均连接所述信号采集电路的输出端;所述至少三个快速比较器的第二输入端分别连接不同的电压参考值;所述计数器,用于在所述电流信号的每个周期,读取M次所述至少三个快速比较器的输出信号,根据所述至少三个快速比较器的输出信号对所述电流信号的正弦波进行计数,所述M大于等于2。该技术方案不必利用模数转换器,而且也不需要复杂的算法便可以获得纹波的个数。
  • 一种高温气冷堆计数器的逻辑组态结构和方法-202310530401.7
  • 王琛 - 华能山东石岛湾核电有限公司
  • 2023-05-09 - 2023-08-04 - H03K21/02
  • 本发明提供一种高温气冷堆计数器的逻辑组态结构和方法,高温气冷堆计数器的逻辑组态结构,包括第一模拟量选择功能块、第二模拟量选择功能块、上升沿检测功能块和延时功能块;计数器正常计数时,当所述上升沿检测功能块检测到上升沿后触发第一模拟量选择功能块;在计数器计数值加1时,所述延时功能块在延时预设时间后触发所述第二模拟量选择功能块;当计数器在延时预设时间内多记时,所述延时功能块未达到延时预设时间,则触发所述第二模拟量选择功能块保持输出上一次的计数器计数值赋值。本发明的一个技术效果在于,设计合理,当计数器受到干扰导致多记时,其能够对计数器多记的次数进行滤波处理,保证计数器计数的准确性。
  • 一种改进的分频电路-202320259509.2
  • 黎健宽 - 佛山市宏音行音响有限公司
  • 2023-02-20 - 2023-07-28 - H03K21/02
  • 一种改进的分频电路,涉及一种分频技术领域,包括音频频段范围为F1的变压器T、音频频段范围为F2的电容C,变压器T的初级线圈与电容C串联后与原始音频输入信号F连接,变压器T的次级线圈输出音频范围为F1的高频音频信号,电容C输出音频范围为F2的低频音频信号。本实用新型与已有技术相比,具有能平衡阻抗与电感间关系,以使分频频段足够大的优点。
  • 一种电信号无损分频电路-202310117019.3
  • 黎健宽 - 佛山市宏音行音响有限公司
  • 2023-02-15 - 2023-07-07 - H03K21/02
  • 一种电信号无损分频电路,涉及一种分频技术领域,包括串接的频段范围为F1的电感L、频段范围为F2的电容C,靠近信号输入端的电感L或者电容C上并接差分放大器U1;或者,包括与电阻R串接的频段范围为F1的电感L或者频段范围为F2的电容C,靠近信号输入端的电感L或者电容C上并接差分放大器U,F为信号的全频段范围。本发明与已有技术相比,具有能平衡阻抗与电感间关系,以使分频频段足够大的优点。
  • 一种改进的分频电路-202310137981.3
  • 黎健宽 - 佛山市宏音行音响有限公司
  • 2023-02-20 - 2023-06-23 - H03K21/02
  • 一种改进的分频电路,涉及一种分频技术领域,包括音频频段范围为F1的变压器T、音频频段范围为F2的电容C,变压器T的初级线圈与电容C串联后与原始音频输入信号F连接,变压器T的次级线圈输出音频范围为F1的高频音频信号,电容C输出音频范围为F2的低频音频信号。本发明与已有技术相比,具有能平衡阻抗与电感间关系,以使分频频段足够大的优点。
  • 一种振荡计数电路、振荡计数芯片以及电子设备-202223040233.3
  • 肖义俊 - 源创星电子(深圳)有限公司
  • 2022-11-14 - 2023-05-05 - H03K21/02
  • 本实用新型提供了一种振荡计数电路、振荡计数芯片以及电子设备,其中,振荡计数电路包括:振荡信号生成电路、信号放大电路、计数电路、电源以及第一开关;振荡信号生成电路、信号放大电路、计数电路的一端均电性连接于电源,另一端均接地;振荡信号生成电路的输出端与信号放大电路的输入端电性连接;信号放大电路的输出端与计数电路的输入端电性连接;第一开关的一端与计数电路的电性连接,另一端电性连接于电源;振荡信号生成电路连接于计数电路与电源的公共连接端;振荡信号生成电路包括第一集成电路芯片;计数电路包括第二集成电路芯片、扬声器。本实用新型能够有效提高计数精确性,且电路设计简单、器件易购,整体成本低。
  • 分频器、电子装置以及分频方法-202210106929.7
  • 朴东洙;韦祚东 - 北京奕斯伟计算技术股份有限公司
  • 2022-01-28 - 2023-04-14 - H03K21/02
  • 本公开至少一实施例提供一种分频器、电子装置以及分频方法。该分频器包括占空比矫正电路和分频电路。占空比矫正电路配置为接收第一时钟信号,并对第一时钟信号进行第一处理以生成第一处理信号。分频电路配置为接收第一处理信号,并对第一处理信号进行第二处理以生成第二处理信号。占空比矫正电路还配置为接收第二处理信号,并对第二处理信号进行第三处理以生成第三处理信号。该分频器在进行分频的同时可以校正输出时钟信号的占空比。
  • 一种二点五小数分频器-202211457007.7
  • 李宇根;纪宣胜;王志华 - 清华大学
  • 2022-11-21 - 2023-04-04 - H03K21/02
  • 本发明提供了一种二点五小数分频器,包括:分频模块;所述分频模块包括:第一CML锁存器、第二CML锁存器、第三CML锁存器、第四CML锁存器、第五CML锁存器、第六CML锁存器和逻辑门;所述逻辑门是与门,或者,所述逻辑门是或门。通过本发明实施例提供的二点五小数分频器,不需要设置延时单元和数字校准电路,可有效降低电源电压、温度变化等影响,对电源电压、温度变化的鲁棒性较强,具有较高的稳定性;该分频模块主要由CML电路构建而成,结构简单,成本较低,且可以工作在较高的频率。
  • 交流伺服驱动器的控制电路和交流伺服驱动器的控制系统-202211554984.9
  • 张航天;宋斌 - 深圳市显控科技股份有限公司
  • 2022-12-06 - 2023-04-04 - H03K21/02
  • 本申请提供了一种交流伺服驱动器的控制电路和交流伺服驱动器的控制系统,属于驱动器技术领域。该控制电路包括:控制模块,该控制模块包括电源单元和第一开关单元,第一开关单元用于生成脉冲控制信号;电流增强模块,该电流增强模块的一端与电源单元电连接,电流增强模块的另一端与第一开关单元电连接,电流增强模块用于增强第一开关单元的导通电流;其中,电流增强模块还用于与交流伺服驱动器电连接。本申请实施例能够有效提高脉冲计数的准确性。
  • 一种基于CPLD的编码器分频输出方法-202211425510.4
  • 成文;秦伟 - 万维电气(惠州)有限公司
  • 2022-11-15 - 2023-01-17 - H03K21/02
  • 一种基于CPLD的编码器分频输出方法,输出方法包括如下步骤;CPLD的通信模块接收主控MCU的分频数,并识别编码器位数;CPLD的计算模块实时计算分频比K以及循环周期数,并基于电机AB两相的90度相位差确定脉冲方向;CPLD的相位累加器实现与AB相正交脉冲输出;基于分频比K=N/M,N是输入脉冲数,M是输出脉冲数,在累加器设置M倍频,N为累加器的模。分频器每接收到一个脉冲,M倍频累加器就加M;已接收N个脉冲,输出M个脉冲为一个周期,无数个周期叠加,在整个时间周期内,就可以得到一个总体上均匀,频率固定的分数分频结果。
  • 无直流功耗的低温低噪声参数分频器电路及芯片-202211181447.4
  • 王成;耿宇杰 - 电子科技大学
  • 2022-09-27 - 2023-01-06 - H03K21/02
  • 本发明实施例提供了一种无直流功耗的低温低噪声参数分频器电路及芯片,该电路由于未使用晶体管等有源元件,无直流功耗且在低温环境下电路等效噪声将随温度降低而线性降低,避免出现低温噪声饱和现象;同时,LC谐振分频电路能够使输入的泵浦信号与输出分频信号分别形成共模和差模的两种驻波,再由输出电路抑制泵浦信号,使输出信号保持较大的幅值,并利用共模‑差模转换实现前级电路共模噪声的抑制。因而,能够明显降低分频器在低温工作环境下的功耗和噪声。
  • 电子电路及电子钟表-201810225040.4
  • 白尾光 - 精工爱普生株式会社
  • 2018-03-19 - 2023-01-03 - H03K21/02
  • 本发明提供即使在电池接通时发生振荡也能够使内部电路初始化的电子电路以及电子钟表。在电子电路中,初始化电路在电池接通时输出对内部电路进行初始化处理的第一电平的初始化控制信号。初始化控制电路持续向初始化电路输出第一电平的初始化控制信号,直至时钟信号被输出为止,初始化控制电路在时钟信号被输出时,使解除初始化处理的第二电平的初始化控制信号向初始化电路输出。
  • 一种数据转发电路及芯片-202221887252.7
  • 冯勇奇;张敏 - 富满微电子集团股份有限公司
  • 2022-07-21 - 2022-12-23 - H03K21/02
  • 本实用新型公开了一种数据转发电路及芯片,电路包括:使能模块,其第一输入端接收待转发数据;计数模块,其输入端与使能模块的第一输出端连接;第一脉冲模块,其输入端与计数模块的第一输出端连接;采样模块,其第一输入端与计数模块的第二输出端连接,其第二输入端与使能模块的第一输入端连接;第二脉冲模块,其第一输入端与计数模块的第三输出端连接,其第二输入端与采样模块的第二输出端连接;逻辑运算模块,与使能模块的第二输出端、第一脉冲模块的输出端、采样模块的第一输出端、第二脉冲模块的输出端分别连接。本实用新型能够择一控制输出高电平脉冲,降低能耗,使用待转发数据作为与逻辑运算模块输出信号的判断基准,信号判断更加精准。
  • 一种停电记忆型计数继电器-202123417101.3
  • 赵涛 - 江苏信息职业技术学院
  • 2021-12-31 - 2022-11-29 - H03K21/02
  • 本实用新型提供了一种停电记忆型计数继电器,包括电源回路、计数回路、功能设定回路、计数数值设定回路、计数信号输入回路、复位回路、电压比较回路、数据存储回路、显示回路、输出回路。计数模块采用通用单片机替代专用大规模集成电路,外部线路简单,通过三个拨动开关对计数继电器的功能进行设定,具有加、减计数,停电保持,高频、低频输入等多种功能于一体,显示部分采用四位数码管。因此该计数继电器的通用性、可靠性和精确性大幅提高,大大节省了生产厂商的人工及物料费用,提高了计数继电器的生产效率和成品率。
  • 带迟滞的数字计数方法和电路-202211056289.X
  • 李伊珂 - 晶艺半导体有限公司
  • 2022-08-31 - 2022-11-25 - H03K21/02
  • 公开了一种带迟滞的数字计数方法和电路。该方法为:在输入信号每个周期的第一有效沿的时刻开始对时钟信号的周期计数并产生计数信号;在输入信号每个周期的第二有效沿的时刻寄存计数信号的值并产生输出信号;判断计数信号的值是否等于输出信号的值;当计数信号的值等于输出信号的值时,增大第一有效沿的时刻和第二有效沿的时刻之间时钟信号最后一个被计数周期的周期值。该带迟滞的数字计数方法和电路实现方式简单,输出的计数结果稳定。
  • 灭蚊虫设备用计数采样电路-202010048347.9
  • 李增才 - 山东美创生物科技股份有限公司
  • 2020-01-16 - 2022-11-22 - H03K21/02
  • 本发明属于灭蚊虫设备技术领域,尤其涉及一种灭蚊虫设备用计数采样电路。该计数采样电路中设置有两路对电压波动具有差异化的比较电路,从而可以确定高压包因放电而产生的供电侧电压波动情况。一种灭蚊虫设备用计数采样电路,包括有:采样电阻;第一比较电路、第二比较电路相互并联,且第一比较电路与第二比较电路形成有互不相同的电压波动特性;第一比较电路、第二比较电路的首端均设置在高压包电压输出端与采样电阻之间位置处,第一比较电路、第二比较电路的末端均与接地端相连;比较放大器;比较放大器的正极输入端与第一比较电路相接连,比较放大器的负极输入端与第二比较电路相连接。
  • 一种改进的RTR分频电路-202221270810.5
  • 黎健宽 - 佛山市宏音行音响有限公司
  • 2022-05-25 - 2022-09-30 - H03K21/02
  • 一种改进的RTR分频电路,涉及一种分频技术领域,包括低电感的变压器、电阻R1、电阻R2、电阻R3,音频信号输入端的其中一路通过电阻R1与低电感的变压器的初级线圈绕组连接,低电感的变压器的次级线圈绕组的输出端是反相的音频信号输出端,音频信号输入端的另一路通过电阻R2与其中一路串接有电阻R3的反相的音频信号输出端连通后成为其中一分频音频信号输出端,反相的音频信号输出端的另一路为另一分频音频信号输出端。本实用新型与已有技术相比,具有能平衡阻抗与电感间关系,以使分频频段足够大的优点。
  • 超导脉冲计数器-202210598684.4
  • 张阔中;张志敏;唐光明;黄俊英 - 中国科学院计算技术研究所
  • 2022-05-30 - 2022-09-02 - H03K21/02
  • 提供一种1位超导脉冲计数器,包括:超导异或门,包括用于接收超导脉冲信号的第一输入端和时钟端,用于输出数据的输出端,以及用于接收超导异或门的输出端的数据的第二输入端;DFFC触发器,包括用于接收超导异或门的输出端的数据的输入端,用于接收超导脉冲信号的时钟端,以及用于输出数据的第一输出端和第二输出端;以及Q_D转换器,包括用于接收DFFC触发器的第一输出端的数据的第一输入端,用于接收DFFC触发器的第二输出端的数据的第二输入端,以及用于输出电平信号的输出端。还提供一种N位超导脉冲计数器,包括N个1位超导脉冲计数器,第N个1位超导脉冲计数器用于接收第N‑1个超导脉冲计数器的进位信号,输出第N位电平信号,以及输出进位信号。
  • 一种RTR分频的改进方法及电路-202210690588.2
  • 黎健宽 - 佛山市宏音行音响有限公司
  • 2022-06-18 - 2022-08-30 - H03K21/02
  • 一种RTR分频的改进方法及电路,涉及一种分频技术领域,包括适用频段范围为f0的变压器、电阻R1、电阻R2,音频信号输入端通过适用频段范围为f0的变压器后,其中一路通过电阻R1后成为其中一分频后的音频信号输出端,另一路通过电阻R2接地,适用频段范围为f0的变压器的次级线圈输出端为另一分频后的音频信号输出端。本发明与已有技术相比,具有能平衡阻抗与电感间关系,以使分频频段足够大的优点。
  • 一种改进的RTR分频方法及电路-202210575740.2
  • 黎健宽 - 佛山市宏音行音响有限公司
  • 2022-05-25 - 2022-07-29 - H03K21/02
  • 一种改进的RTR分频电路,涉及一种分频技术领域,包括适用频段范围为f0的变压器、电阻R1、电阻R2、电阻R3,频段范围为L的信号输入端的其中一路通过电阻R1与变压器的初级线圈绕组连接,变压器的次级线圈绕组的输出端是反相的频段范围为f0的输出端,频段范围为L的信号输入端的另一路通过电阻R2与其中一路串接有电阻R3的反相的频段范围为f0的输出端连通后成为频段范围为F0=L‑f0的信号输出端,反相的频段范围为f0的输出端的另一路为频段范围为f0的信号输出端。本发明与已有技术相比,具有能平衡阻抗与电感间关系,以使分频频段足够大的优点。
  • 用于电荷积分的电路装置和方法-202080056833.3
  • 安德里亚斯·菲齐 - AMS国际有限公司
  • 2020-07-24 - 2022-07-12 - H03K21/02
  • 一种用于电荷积分的电路装置包括输入(1)、输出(2)和积分电路(3),该输入用于施加表示电荷脉冲的信号,该输出用于提供积分信号,该积分电路连接在输入(1)与输出(2)之间,包括电阻电路(5)和电容器(6),并且具有RC时间常数,该RC时间常数是电阻电路(5)和电容器(6)的函数。电路装置还包括反馈控制电路(7),该反馈控制电路在其输入处连接到电路装置的输出(2)并且在其输出处提供控制信号,其中,电阻电路(5)和电容器(6)中的至少一个具有取决于控制信号的可变值。
  • 分频器-201810366886.X
  • 张顺 - 深圳华大北斗科技股份有限公司
  • 2018-04-23 - 2022-05-03 - H03K21/02
  • 本申请涉及一种分频器,包括相互通讯连接的分频模式控制器、分频链路以及占空比控制器;所述分频模式控制器用于根据所接收的分频比控制字信号输出分频链路控制信号至所述分频链路,以控制所述分频链路根据所接收的待分频信号输出分频信号和同步修正信号;以及所述占空比控制器用于根据所接收的所述同步修正信号对所接收的所述分频信号进行同步修正,以输出修正分频信号;其中,所述分频模式控制器还用于根据所接收的所述分频信号更新所述分频链路控制信号。上述分频器,电路结构较为简单,有利于实现高速电路,功耗也较低,且通过占空比控制器对分频信号进行同步修正,可以使占空比的控制达到较高精度。
  • 格雷码计数器电路-202121509890.0
  • 赵照 - 合肥芯福传感器技术有限公司
  • 2021-07-05 - 2022-02-08 - H03K21/02
  • 本申请公开了一种格雷码计数器电路,通过逻辑电路或触发器搭建格雷码输出单元,多个格雷码输出单元构成格雷码计数器电路。相较于传统格雷码计数器电路,本申请提供的格雷码计数器电路无需先搭建二进制计数器再通过逻辑电路转换成格雷码格式,电路功耗较小,电路所包含元件较少,电路结构较为简单。
  • 格雷码计数器电路-202110755428.7
  • 赵照 - 合肥芯福传感器技术有限公司
  • 2021-07-05 - 2021-10-08 - H03K21/02
  • 本申请公开了一种格雷码计数器电路,通过逻辑电路或触发器搭建格雷码输出单元,多个格雷码输出单元构成格雷码计数器电路。相较于传统格雷码计数器电路,本申请提供的格雷码计数器电路无需先搭建二进制计数器再通过逻辑电路转换成格雷码格式,电路功耗较小,电路所包含元件较少,电路结构较为简单。
  • 分频电路及具有该分频电路的环形振荡器-202010043650.X
  • 李相惇 - 夏泰鑫半导体(青岛)有限公司
  • 2020-01-15 - 2021-07-16 - H03K21/02
  • 一种分频电路,所述分频电路包括第一触发电路、第二触发电路及第一反相器,所述第一触发电路的输出端与所述第二触发电路的输入端电连接,所述第二触发电路的输出端与所述第一反相器的输入端电连接,所述第一反相器的输出端与所述第一触发电路的输入端电连接,其中,所述第一触发电路受来自外部的第一时钟信号控制,所述第二触发电路受所述第一时钟信号反相后控制,当所述第一触发电路接收到一第一输入信号时,所述第一触发电路及第二触发电路对输入信号进行分频处理,并通过所述第一反相器输出一第二时钟信号,且使得所述第一时钟信号的频率为第二时钟信号频率的两倍。本发明还公开了具有该分频电路的环形振荡器。
  • 自唤醒定时器及电子设备-202022232373.5
  • 高有平 - 深圳市圣诺科技有限公司
  • 2020-10-09 - 2021-07-16 - H03K21/02
  • 本实用新型公开了一种自唤醒定时器及电子设备,所述自唤醒定时器包括:时钟源模块、预处理模块、计数模块及溢出标志模块;所述时钟源模块,用于输出至少一种时钟源信号至所述预处理模块;所述预处理模块,用于对所述时钟源信号进行分频,以获取分频信号,并将所述分频信号输出至所述计数模块;所述计数模块,用于根据所述分频信号进行计数,并在计数溢出时输出溢出信号至所述溢出标志模块;所述溢出标志模块,用于根据所述溢出信号触发定时器中断。所述自唤醒定时器中设置不同的时钟源信号,实现多启动定时功能,降低功耗提升效率。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top