[发明专利]处理器指令集的完备性检测方法、装置与电子设备有效

专利信息
申请号: 201910813443.5 申请日: 2019-08-30
公开(公告)号: CN110688304B 公开(公告)日: 2021-04-27
发明(设计)人: 孟丹;李丹萍;朱子元;史岗 申请(专利权)人: 中国科学院信息工程研究所
主分类号: G06F11/36 分类号: G06F11/36
代理公司: 北京路浩知识产权代理有限公司 11002 代理人: 马瑞
地址: 100093 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明实施例提供一种处理器指令集的完备性检测方法、装置与电子设备,其中该方法包括:获取处理器指令集中所有的指令编码,并基于此分别计算所述处理器指令集的预期指令总条数和理论实际指令总条数;若所述理论实际指令总条数与所述预期指令总条数不相等,则对所有指令编码进行重叠性聚类处理,并通过计算每个类中的重叠指令条数,计算被重复计算的指令总条数;基于所述理论实际指令总条数和所述被重复计算的指令总条数,计算真实实际指令总条数,并判断所述真实实际指令总条数与所述预期指令总条数是否相等,若是,则判定所述处理器指令集是完备的,否则,判定不完备。本发明实施例能够有效消除计算误差,从而有效提高检测结果的准确性。
搜索关键词: 处理器 指令 完备 检测 方法 装置 电子设备
【主权项】:
1.一种处理器指令集的完备性检测方法,其特征在于,包括:/n获取处理器指令集中所有的已定义指令编码和未定义指令编码,并基于所述已定义指令编码和所述未定义指令编码,分别计算所述处理器指令集的预期指令总条数和理论实际指令总条数;/n若所述理论实际指令总条数与所述预期指令总条数不相等,则对所有所述已定义指令编码和所述未定义指令编码进行重叠性聚类处理,并通过计算每个类中的重叠指令条数,计算被重复计算的指令总条数;/n基于所述理论实际指令总条数和所述被重复计算的指令总条数,计算真实实际指令总条数,并判断所述真实实际指令总条数与所述预期指令总条数是否相等,若是,则判定所述处理器指令集是完备的,否则,判定所述处理器指令集不完备。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院信息工程研究所,未经中国科学院信息工程研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910813443.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top