[发明专利]模数转换器电路在审

专利信息
申请号: 201910770243.6 申请日: 2019-08-20
公开(公告)号: CN110492887A 公开(公告)日: 2019-11-22
发明(设计)人: 夏书香;许建超 申请(专利权)人: 深圳市锐能微科技有限公司
主分类号: H03M1/12 分类号: H03M1/12;H03M1/08;H03M1/06
代理公司: 44414 深圳中一联合知识产权代理有限公司 代理人: 褚淑杰<国际申请>=<国际公布>=<进入
地址: 518000 广东省深圳市南山*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种模数转换器电路,还包括顺次连接输入斩波电路、输入缓冲器、第一输出斩波电路、模数转换处理电路以及第二输出斩波电路,其中,复用所述输入斩波电路与所述第一输出斩波电路、所述第二输出斩波电路分别相互匹配构成缓冲器斩波电路和系统斩波电路。传统斩波缓冲型模数转换器的基础上进行改进,通过系统斩波开关电路与模块斩波开关电路的复用,减少其中一个斩波开关电路,来减小输入信号通道上的串联开关个数,避免信号通道串联开关限制整体模数转换器性能,提高线性度,同时可减小斩波模数转换器的面积,也降低功耗,且电路实现简单,实现方法容易。
搜索关键词: 斩波电路 斩波 开关电路 输出 模数转换器 串联开关 复用 减小 缓冲器 模数转换器电路 模数转换处理 输入信号通道 转换器 输入缓冲器 电路实现 降低功耗 顺次连接 信号通道 缓冲型 线性度 整体模 匹配 电路 改进
【主权项】:
1.一种模数转换器电路,其特征在于,包括顺次连接输入斩波电路、输入缓冲器、第一输出斩波电路、模数转换处理电路以及第二输出斩波电路,其中,所述输入斩波电路工作在叠加了第一频率和第二频率的时钟信号下,所述第一输出斩波电路工作在第二频率的时钟信号下,所述第二输出斩波电路工作在第一频率的时钟信号下,所述第二频率为第一频率的两倍以上。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市锐能微科技有限公司,未经深圳市锐能微科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910770243.6/,转载请声明来源钻瓜专利网。

同类专利
  • 数字触发系统以及用于处理数据的方法-201910490602.2
  • 安德烈亚斯·拉格勒;弗洛里安·拉米安 - 罗德施瓦兹两合股份有限公司
  • 2019-06-06 - 2020-02-14 - H03M1/12
  • 描述了一种用于处理与接收到的信号有关的数据的数字触发系统,具有模数转换器、IQ数据源、第一数字信号处理器和至少第二数字信号处理器。第一数字信号处理器和第二数字信号处理器分别经由第一信号路径和第二信号路径而与IQ数据源连接。第一数字信号处理器具有至少第一信号处理参数,第二数字信号处理器具有至少第二信号处理参数,第一信号处理参数和所述第二信号处理参数彼此独立。第一数字信号处理器基于从IQ数据源获得的IQ数据的特征生成触发信号并经由该触发信号触发第二数字信号处理器以获取从IQ数据源获得的IQ数据。还描述了一种用于处理数据的方法。
  • 一种微功率无线通信芯片的性度输入信号缓冲器-201911040928.1
  • 朱文堂;郭经红;魏鸿斌 - 江苏波瑞电气有限公司
  • 2019-10-30 - 2020-02-14 - H03M1/12
  • 本发明公开一种微功率无线通信芯片的性度输入信号缓冲器,包含了输入驱动电路和跟随保持电路;其特征是:所述的输入驱动电路为源极跟随结构,通过线性化增强技术,降低NMOS源极跟随器的非线性;所述的跟随保持电路主要在复位采样电容、输入跟随和余量放大三个相位之间切换。本发明公开了一种微功率无线通信芯片的性度输入信号缓冲器,通过多个辅助的源极跟随电路,降低主源极跟随器的输入管的各个端口之间的相对电压随输入信号变化而变化的幅度,相对静止的电压差,提高了主源极跟随器在大信号输入条件下线性度。
  • 现场可编程门阵列实现整体模块整合输出系统-201911121265.6
  • 李洁 - 广州健飞通信有限公司
  • 2019-11-15 - 2020-02-14 - H03M1/12
  • 本发明公开了一种现场可编程门阵列实现整体模块整合输出系统,所述的现场可编程门阵列实现整体模块整合输出系统,包括:数据参考模块、处理模块、转换输出模块和数模转换模块,用户可选3线式或4线式串行端口接口允许对许多内部参数进行编程和回读,且拥有先进的低杂散与失真设计技术,从基带到高中频的宽带信号可以实现高质量合成,让系统设计更加灵活。
  • 现场可编程门阵列实现整体模块整合输入系统-201911122390.9
  • 李洁 - 广州健飞通信有限公司
  • 2019-11-15 - 2020-02-14 - H03M1/12
  • 本发明公开了一种现场可编程门阵列实现整体模块整合输入系统,所述的现场可编程门阵列实现整体模块整合输入系统,包括:模数转换模块、处理模块、数据控制模块、寄存模块、用户数据报协议模块和千兆网口模块,用户可选3线式或4线式串行端口接口允许对许多内部参数进行编程和回读,且拥有先进的低杂散与失真设计技术,从基带到高中频的宽带信号可以实现高质量合成,让系统设计更加灵活。
  • 一种基于电力载波通信芯片ADC的结构-201911038712.1
  • 朱文堂;郭经红;魏鸿斌 - 江苏波瑞电气有限公司
  • 2019-11-29 - 2020-02-11 - H03M1/12
  • 本发明公开了一种基于电力载波通信芯片ADC的结构。该ADC结构具有三级或三级以上的子电路。流水线Stage1包含一个Sub‑adc、Sub‑dac和余量放大器RA电路。流水线Stage1的跟随相位只占整个采样周期的一小部分,三分支二的时间被用于余量放大器的输出建立。流水线Stage2除了包含上述流水线Stage1的子电路外,还包括两个信号通路chA、chB。在固定的采样率下,通过增加流水线Stage1余量放大器的建立时间,来降低运放单位带宽增益积要求,从而减小流水线Stage1的运放的功耗。最终实现ADC的低功耗设计。
  • 一种防止AD采样通道漏电的设计方法-201911132782.3
  • 唐映强;黄坚;俞小平;胡依婷 - 无锡中微爱芯电子有限公司
  • 2019-11-19 - 2020-02-11 - H03M1/12
  • 本发明公开的属于AD型集成电路AD采样通道的设计技术领域,具体为一种防止AD采样通道漏电的设计方法,该防止AD采样通道漏电的设计由PMOS1、PMOS2、PMOS3和NMOS1、NMOS2、NMOS3组成,本发明传输门结构,由PMOS1、PMOS2、PMOS3和NMOS1、NMOS2、NMOS3组成,通过PMOS3和NMOS3可以阻止漏电流从PAD流入OUT端,在PAD输入信号高于电源电压VDD或者PAD输入信号小于0V时,不会引入漏电流到AD模块内部,从而解决了该情况下AD转换结果不准的问题。
  • ADC输出曲线的生成方法、装置、设备及介质-201911148182.6
  • 楼鹏;李文汉 - 珠海艾派克微电子有限公司
  • 2019-11-21 - 2020-02-11 - H03M1/12
  • 本申请实施例提供一种ADC输出曲线的生成方法、装置、设备及介质,通过先将瞬时脉冲信号发送给ADC,再间隔预设时间之后将输入电压信号发送给ADC,使得ADC依次对瞬时脉冲信号和输入电压信号进行采样获得第一采样数据,并从第一采样数据中确定出瞬时脉冲信号对应的数据段,将数据段中幅值最大的采样点间隔预设时间后所对应的采样点作为输入电压信号的采样起点,在确定采样起点后,基于输入电压信号中电压和时间之间的对应关系,确定输入电压信号的后续各采样点的采样电压,基于窗函数对第一采样数据进行平滑处理,基于平滑得到的第二采样数据生成输出曲线,本申请实施例能够准确确定采样点的电压,得到准确的输出曲线。
  • 一种高频信号采集装置及其自适应校准相位方法-201911105896.9
  • 张竣昊;魏江杰 - 中国电子科技集团公司第五十八研究所
  • 2019-11-13 - 2020-02-07 - H03M1/12
  • 本发明公开一种高频信号采集装置及其自适应校准相位方法,属于信号采集技术领域。高频信号采集装置包括两两互连的时钟模块、数据采集模块和FPGA,所述FPGA包括基于所述FPGA的自适应校准相位数据处理模块;所述时钟模块为所述数据采集模块提供时钟信号,所述数据采集模块采集模拟信号转换成数字信号并将其串化传输至所述FPGA,所述FPGA通过所述自适应校准相位数据处理模块处理所述数字信号并存储。本发明利用自适应的相位校准,改变了串并转换产生的相位差,自适应其相位,有效的剔除了数据毛刺。
  • 模数转换控制装置及方法-201510369861.1
  • 操礼程 - 深圳市中兴微电子技术有限公司
  • 2015-06-29 - 2020-02-07 - H03M1/12
  • 本发明公开了一种模数转换控制装置及方法,所述模数转换控制装置包括:内部时钟形成单元,用于在一个外部时钟周期对应的时间内形成N个内部时钟周期;其中,所述N为模数转换单元输出的数字信号的位数;所述N为不小于2的整数;模数转换控制单元,用于基于所述内部时钟,控制所述模数转换单元对基于所述外部时钟输入的输入信号进行模数转换;其中,每经过一个所述内部时钟周期,控制所述模数转换单元确定所述N位数中的一位数。
  • 一种信号同步采集系统-201910996182.5
  • 蒲金飞 - 唐智科技湖南发展有限公司
  • 2019-10-18 - 2020-01-31 - H03M1/12
  • 本发明实施例公开了一种信号同步采集系统,数据处理设备和多个信号采集设备中均设置有时间处理模块,以保证数据处理设备与多个信号采集设备之间的时间同步。信号采集设备将采集的模拟信号转化为数据帧传输至数据处理设备。数据处理设备解析出各数据帧的采样点数据、采样频率以及起始采样时间,将各采样点数据按照相应的起始采样时间和采样频率进行时间轴对齐,以实现所有信号采集设备的信号同步。通过设置时间处理模块,保证了数据处理设备和多个信号采集设备时间上的同步,因此数据处理设备仅需根据各数据帧的起始采样时间和采样频率,便可以实现各信号采集设备的信号同步,降低了信号同步的实现难度,提升了信号同步的可靠性。
  • 模数转换电路、便携式设备以及模数转换方法-201911059500.1
  • 杨志飞;张海军;杜黎明;程剑涛;孙洪军 - 上海艾为电子技术股份有限公司
  • 2019-11-01 - 2020-01-31 - H03M1/12
  • 本发明提供一种模数转换电路、便携式设备以及模数转换方法,该电路包括:第一积分器、积分模组、求和器、量化器和数模转换器,第一积分器用于至少对接收到的电压信号进行处理得到获得第一积分信号,将第一积分信号分别输入至积分模组及求和器;积分模组用于依据第一积分信号生成各个第二积分信号,将各个第二积分信号输入至求和器,以获得第二输入信号;量化器用于对第二输入信号进行量化操作,获得PDM数据流,并将PDM数据流进行输出;数模转换器用于对PDM数据流进行数模转换,获得电流反馈信号,并将电流反馈信号输出至第一积分器。本发明提供的模数转换电路能够在高采样频率下工作,提高了信号的采样精度,从而保证了喇叭的保护效果。
  • 一种基于欠采样的高速瞬时浮点放大器-201920845762.X
  • 贾奕;王鑫鑫;严华宁;粘为进;史凯歌;彭永棒;马银芳;张帆 - 深圳市酷睿特科技有限公司
  • 2019-06-05 - 2020-01-21 - H03M1/12
  • 本实用新型公开了一种基于欠采样的高速瞬时浮点放大器,包括预采样电路模块、采样电路模块和FPGA单元;预采样电路与FPGA单元连接,采样电路与FPGA单元连接;预采样电路包括基准电压电路模块和阶码生成电路模块,基准电压电路模块与阶码生成电路模块连接;采样电路包括多个通道的采样电路和一个多通道AD,且每一个通道的采样电路均设置有一个可编程增益放大器,可编程增益放大器与多通道AD连接。本实用新型突破了瞬时浮点放大器的瓶颈,提高了瞬时浮点放大的速率。
  • 使用投票法的信号处理方法及模数转换系统-201810870595.4
  • 黄奕禧 - 纬创资通股份有限公司
  • 2018-08-02 - 2020-01-17 - H03M1/12
  • 一种使用投票法的信号处理方法,用于处理一模数转换器输出的一数字信号,该方法包括:判断该数字信号的一取样空间中,多个取样值的每一者对应的一选项区间,其中该选项区间为多个选项区间中的一者;计算该多个选项区间的每一者对应的取样值数量,以判断一代表选项区间;以及根据该代表选项区间对应的取样值数量及数值,计算该取样空间的一代表值。本发明还公开了一种模数转换系统。本发明可以兼顾信号处理需求并尽可能缩短反应延迟时间。
  • 一种重采样方法及装置-201910758123.4
  • 袁虎 - 北京航天驭星科技有限公司
  • 2019-08-15 - 2020-01-17 - H03M1/12
  • 本发明公开了一种重采样方法及装置,能够解决现有技术中重采样仅仅能提供整数倍率的内插重采样,重采样效果精度不够,效果欠佳的技术问题。所述重采样方法包括:根据目标采样频率与输入采样频率之比确定内插采样比率;构建累加器并进行固定增量累加,其中,所述累加器每次累加的固定增量与所述内插采样比率相关联;在所述累加器的累加结果大于预设累加阈值时,对输入数据进行一次内插运算以完成对所述输入数据的重采样。
  • 一种电子设备及音频模数转换方法-201910881811.X
  • 王钊 - 南京中感微电子有限公司
  • 2019-09-18 - 2020-01-14 - H03M1/12
  • 本发明提供的一种电子设备及音频模数转换方法。在一个实施例中,所述电子设备上开有小孔,所述麦克风通过设备上的小孔采集音频信号,所述音频信号经放大器放大后,传输到模数转换器;模数转换器用于将音频信号转换为数字信号,并将所述数字信号作为原始数字信号发送给加法器;数字带通滤波器,将N个数字带通滤波器并联在模数转换器和加法器之间,其中N为大于等于1的自然数。将从模数转换器输出的原始数字信号通过N个数字滤波器,得到N段高频信号,将不同频段的高频信号乘以不同的增强系数,并叠加到原始数字信号中达到了增强原始信号中高频信号的效果,改善了由于小孔衍射导致的声音失真的问题。
  • 一种ADC电路的模数混合测试通道-201920762870.0
  • 李怀亮;胡靖;张茜薇;王东旭;王静宁 - 黑龙江大学
  • 2019-05-25 - 2020-01-14 - H03M1/12
  • 本实用新型公开了一种ADC电路的模数混合测试通道,包括电路板、数字电路、模数电路和模拟电路,电路板上设置有数字电路、模数电路和模拟电路,数字电路、模数电路和模拟电路之间通过ADC测试通道相连,数字电路分别与数字信号输入端和数字信号输出端相连,模拟电路分别与模拟信号输入端和模拟信号输出端相连,模数电路与模数输入端和模数输出端相连,ADC测试通道与通道输入端和通道输出端相连。本实用新型有助于芯片级内测试,用虚拟探针代替传统的物理探针,用较少测试线完成芯片内核功能、元器件与PCB板、芯片间的互连等方面测试。
  • 检测控制装置-201920035314.3
  • 蒋松鹰;姚炜;管少钧 - 上海艾为电子技术股份有限公司
  • 2019-01-09 - 2019-12-31 - H03M1/12
  • 本申请提供了一种检测控制装置,包括:生成指示信号及控制信号的生成单元;其中,指示信号用于控制信号采样单元对多种模拟信号进行检测;控制信号用于控制信号采样单元同一时刻选择多种模拟信号中的一种模拟信号进行检测;与生成单元相连的通信端口,通信端口向信号采样单元发送指示信号及控制信号,并接收信号采样单元分时发送的多种模拟信号的采样值。由于控制信号控制信号采样单元同一时刻选择多种模拟信号中的一种进行检测,因此可实现分时对多种模拟信号进行检测,进而使得检测控制装置可分时接收到信号采样单元发送的多种模拟信号的采样值,实现了单个SAR_ADC能对多种信号进行检测。
  • 一种快速确定ADC拼合顺序的方法-201710172630.0
  • 赵勇;叶芃;蒋俊;邱渡裕;吴晨 - 电子科技大学
  • 2017-03-21 - 2019-12-27 - H03M1/12
  • 本发明公开了一种快速确定ADC拼合顺序的方法,在ADC采集原理的基础上,通过提取上升沿数据并对其分割及排序,得到初始顺序号,然后利用康托公式展开计算其对应的序号,经过多次迭代后统计所有序号出现的次数,再将出现次数最多的序号利用康托公式反推出排列号,从而得到正确的ADC拼合顺序。
  • 交流电供电的电阻式传感器的A/D采样电路-201920401877.X
  • 孙晓航 - 上海航嘉电子科技股份有限公司
  • 2019-03-27 - 2019-12-27 - H03M1/12
  • 本实用新型涉及一种交流电供电的电阻式传感器的A/D采样电路,包括:输入端口、二极管、第一电阻、电容、第二电阻、异或门、第一模拟开关、第二模拟开关、分压电阻、电阻式传感器、以及测试点;分压电阻一端口与第一模拟开关的第一输出端口相连接;电阻式传感器一端口与分压电阻相连接,另一端口与第二模拟开关的第二输出端口相连接。分压电阻以及电阻式传感器串联在第一输出端口与第二输出端口之间,且输入端口处于工作状态时,第二模拟开关与第一模拟开关的导通状态不同,因而能够为电阻式传感器提供交流电供电电源,避免直流分量对电阻式传感器的性能造成劣化,保证电阻式传感器的使用寿命和稳定性且测量精度高。
  • 采样装置-201610232627.9
  • 奥斯·希德里 - 罗德施瓦兹两合股份有限公司
  • 2016-04-14 - 2019-12-17 - H03M1/12
  • 本发明涉及一种采样装置,该采样装置用于对差分测量电压采样。采样装置包括至少第一保持装置、第二保持装置和解复用电路,解复用电路适于在第二时钟频率的第二时钟信号的每个高位值出现时向第一保持装置提供采样差分信号的差分样本,并在第二时钟信号的每个低位值出现时向第二保持装置提供采样差分信号的差分样本,该采样差分信号的差分样本是通过利用第一时钟频率的第一时钟信号进行采样而来源于差分测量电压,第二时钟频率为第一时钟频率的一半。此外,该采样装置包括复位装置,该复位装置适于在第二时钟信号的每个高位值出现时或出现之后使第二保持装置复位,并在第二时钟信号的每个低位值出现时或出现之后使第一保持装置复位。
  • 一种采样频率可调的模数转换器-201920561078.9
  • 张翼;张小元;杨文吒;蔡志匡;夏洪亮 - 南京邮电大学;南京邮电大学南通研究院有限公司
  • 2019-04-23 - 2019-12-13 - H03M1/12
  • 本实用新型公开了一种采样频率可调的模数转换器,包括含有非交叠时钟、自举开关、运算放大器、内部时钟产生单元、DAC控制逻辑单元、异步延时逻辑模块、DAC电容阵列、延时逻辑模块、第一延时选择器和第二延时选择器;本实用新型采用第一延时选择器和第二延时选择器,第一延时选择器和第二延时选择器均采用三种相同的延时时间,通过选择延时时间方式,形成不同的异步时钟,从而达到采样频率可调;本实用新型中采用一级运放加二级锁存作为比较器,可以阻止回扫噪声,提高比较速度。
  • 实施异步时钟生成的电路和方法-201910359794.3
  • P·W·内托 - 赛灵思公司
  • 2019-04-30 - 2019-12-06 - H03M1/12
  • 本公开的实施例涉及实施异步时钟生成的电路和方法。描述了一种用于异步时钟生成的电路。电路包括被配置成接收模拟输入信号的第一比较器;被配置成接收该模拟输入信号的第二比较器;以及耦合到第一比较器和第二比较器的时钟电路;其中时钟电路生成用于第一比较器的第一异步时钟信号和用于第二比较器的第二异步时钟信号。还描述了一种提供异步时钟生成的方法。
  • 信号处理方法及装置-201910734645.0
  • 黄培雄;湛俊秋 - 深圳市太赫兹科技创新研究院有限公司;华讯方舟科技有限公司
  • 2019-08-09 - 2019-12-03 - H03M1/12
  • 本发明适用于信号处理技术领域,提供了信号处理方法及装置,包括:获取输入信号;生成预设频率的参考信号;根据参考信号对输入信号进行前处理后,得到被测信号;根据参考信号生成采样信号,并通过模数转换器根据采样信号的采样周期采集被测信号,得到被测信号对应的数字信号,其中采样信号的信号频率为参考信号的信号频率的N倍,N为正整数;根据参考信号对数字信号进行后处理后,得到数字信号对应的时域信号和频域信号。硬件电路简单,参考信号的频率、相位和带宽等参数可调整,实现采样信号的信号频率与被测信号同步,提高ADC采集的信号的质量,以及光谱仪的频域信号质量,为太赫兹时域光谱仪的小型化及灵活应用,提供了有利条件。
  • 一种调速信号采样电路及其装置-201920286006.8
  • 黄森锋;陈名镇 - 珠海瑞德电子科技有限公司
  • 2019-03-06 - 2019-12-03 - H03M1/12
  • 本实用新型公开了一种调速信号采样电路及其装置,包括了单片机芯片和调速信号采样电路,所述调速信号采样电路包括了第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第一电容、第二电容、第一电压输入端口、第一采样输入端口、第二采样输入端口和转速电压信号控制端口。所述第一采样输入端口和第二采样输入端口为采样输入口,当通电时由于两端口之间有阻值相对较大的第二电阻得以分到较大的电压,而另一方面电流会因为阻值的增大而减少,从而实现分压限流,继而选择合适的采样值,实现成功采样,因此,本实用新型能够减少采样电流和电压,控制纹波的产生,使采样效果更好,保证电路的正常运作。
  • 一种流水线ADC系统中采样MOM电容的版图设计方法-201610634603.6
  • 张其军;谭昭禹 - 成都博思微科技有限公司
  • 2016-08-04 - 2019-11-26 - H03M1/12
  • 本发明公开了一种流水线ADC系统中采样MOM电容的版图设计方法,包括:根据前级放大器和后级采样开关的高度确定MOM采样阵列的高度;根据所述MOM采样阵列的高度确定MOM电容的高度;选取MOM电容的金属层数目;设置MOM电容的电容值,选取MOM电容的电容参数;根据前级放大器和后级采样开关的位置来确定MOM电容的输入端和输出端的金属走向。公开了的MOM电容的电容参数、电容高度、输入端和输出端的金属走向等的确定方法,使得MOM电容在工艺误差梯度的范围内失配率最小,从而满足ADC采样数据输入端与电容公共端之间的寄生电容值相等。
  • 模数转换器和模数转换方法-201910770242.1
  • 赵琮;夏书香;许建超 - 深圳市锐能微科技有限公司
  • 2019-08-20 - 2019-11-22 - H03M1/12
  • 一种模数转换器,包括一对相对称的输入支路、信号转换电路以及数字斩波电路,其中每个输入支路包括:模拟斩波支路和采样保持支路用于接入输入信号,所述采样保持支路复用所述模拟斩波支路的斩波开关作为采样开关以采样输入信号并以输入信号存储电量;信号转换电路用于对所述采样保持支路存储的电量对应的电压信号转换成数字信号;数字斩波电路用于对所述信号转换电路输出的数字信号取反后输出。通过输入串联开关的复用,减小串联开关个数,避免开关的非理想特性限制整体电路性能。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top