[发明专利]基于DSP的FPGA程序在线更新电路有效

专利信息
申请号: 201710835512.3 申请日: 2017-09-15
公开(公告)号: CN107832078B 公开(公告)日: 2020-09-22
发明(设计)人: 邵龙 申请(专利权)人: 西南电子技术研究所(中国电子科技集团公司第十研究所)
主分类号: G06F8/656 分类号: G06F8/656;G06F9/445
代理公司: 成飞(集团)公司专利中心 51121 代理人: 郭纯武
地址: 610036 四川*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于DSP的FPGA程序在线更新电路及方法,利用本发明不浪费FPGA内部资源及其程序加载速度。本发明通过下述技术方案予以实现:EMIF总线读写器接收到DSP的访问信号后,设置FLASH块选择器的FLASH块号,将FPGA程序加载控制器的值设为1;FLASH块选择器接收到EMIF总线控制器设置的块号后,通过n根地址控制线将FLASH高n位地址线设置成对应的高低电平;FPGA通过输出离散线控制FPGA的PROG管脚,启动FPGA自加载流程。FLASH块包含固件FPGA程序所在的块,固件FPGA程序包含EMIF与FLASH异步并行接口转换器。EMIF与FLASH异步并行接口转换器在FPGA自加载流程完成且自加载成功后有效,完成DSP对FLASH访问控制的桥接作用。
搜索关键词: 基于 dsp fpga 程序 在线 更新 电路
【主权项】:
一种基于DSP的FPGA程序在线更新电路,包括:通过外部存储器接口EMIF分别连接现场可编程门阵列FPGA和复杂可编程逻辑器件CPLD的数字信号处理器DSP,分别电连接CPLD和FPGA的FLASH芯片,其中,CPLD内置EMIF总线读写器、FLASH块选择器和FPGA程序加载控制器,其特征在于:EMIF总线读写器并联于EMIF与FLASH异步并行接口转换器,并共端通过外部存储器接口EMIF连接DSP;FLASH块选择器通过n根地址控制线相连FLASH高n位地址管脚;FPGA程序加载控制器分别通过一根输出离散线连接FPGA的PROG管脚,通过两根输出离散线连接FPGA的INIT管脚和DONE管脚;FPGA通过FPGA并行加载接口BPI连接FLASH,EMIF总线读写器接收到DSP的访问信号后,设置FLASH块选择器的FLASH块号,FLASH块选择器通过n根地址控制线将FLASH高n位地址线设置成对应的高低电平,以选中对应块号的FLASH块为当前有效块;或者接收到DSP的访问信号后,将FPGA程序加载控制器的值设为1,FPGA程序加载控制器设为的值1后,FPGA程序加载控制器将通过输出离散线控制FPGA的PROG管脚,启动FPGA自加载流程。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西南电子技术研究所(中国电子科技集团公司第十研究所),未经西南电子技术研究所(中国电子科技集团公司第十研究所)许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710835512.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top