[发明专利]一种通过分时处理复用高速内存的内存优化方法在审
申请号: | 201710658975.7 | 申请日: | 2017-08-04 |
公开(公告)号: | CN107967174A | 公开(公告)日: | 2018-04-27 |
发明(设计)人: | 刘玉珠;窦小龙;陈聪 | 申请(专利权)人: | 广州慧睿思通信息科技有限公司 |
主分类号: | G06F9/50 | 分类号: | G06F9/50;G06F8/40 |
代理公司: | 广州市华学知识产权代理有限公司44245 | 代理人: | 李斌 |
地址: | 511442 广东省广州市番禺*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种通过分时处理复用高速内存的内存优化方法,所述方法在生成DSP可执行文件时,在链接过程中,将TI测试工程的*.cmd文件中多个不会同时运行的功能的加载地址指定到低速内存区域,指定这些功能的运行地址到同一片高速内存区域,在DSP加载完毕后执行之前,各功能的运行数据都已经加载到低速内存区域的加载地址当中,每次执行某个功能前,先将加载地址中的内容拷贝到运行地址,然后再执行,通过分时复用来节省高速内存的空间。所述方法极大程度上节省了高速内存的空间,保证DSP系统有足够的高速内存用于满足设计中的内存需求和性能需求,用高速内存来存储对实时性要求高的代码和数据,确保DSP系统整体功能的实时性,提升了DSP系统的整体性能。 | ||
搜索关键词: | 一种 通过 分时 处理 高速 内存 优化 方法 | ||
【主权项】:
一种通过分时处理复用高速内存的内存优化方法,其特征在于:所述方法在生成DSP可执行文件时,在链接过程中,将TI测试工程的*.cmd文件中多个不会同时运行的功能的加载地址指定到低速内存区域,指定这些功能的运行地址到同一片高速内存区域,在DSP加载完毕后执行之前,各功能的运行数据都已经加载到低速内存区域的加载地址当中,每次执行某个功能前,先将加载地址中的内容拷贝到运行地址,然后再执行,通过分时复用来节省高速内存的空间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广州慧睿思通信息科技有限公司,未经广州慧睿思通信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710658975.7/,转载请声明来源钻瓜专利网。