[发明专利]一种基于传输门结构的多值绝热反相器有效
申请号: | 201710654318.5 | 申请日: | 2017-08-03 |
公开(公告)号: | CN107689789B | 公开(公告)日: | 2020-10-27 |
发明(设计)人: | 张跃军;王佳伟;丁代鲁;潘钊 | 申请(专利权)人: | 宁波大学 |
主分类号: | H03K19/00 | 分类号: | H03K19/00;H03K19/003;H03K19/0185 |
代理公司: | 宁波奥圣专利代理事务所(普通合伙) 33226 | 代理人: | 方小惠 |
地址: | 315211 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于传输门结构的多值绝热反相器,包括传输门控制电路和多值绝热逻辑电路,所述的传输门控制电路包括第一PMOS管、第二PMOS管、第三PMOS管、第四PMOS管、第一NMOS管、第二NMOS管、第三NMOS管、第四NMOS管和二输入与门,所述的二输入与门具有第一输入端、第二输入端和输出端,所述的多值绝热逻辑电路包括第五NMOS管、第六NMOS管、第七NMOS管、第八NMOS管、第九NMOS管、第十NMOS管、第五PMOS管、第六PMOS管、第七PMOS管、第八PMOS管、第九PMOS管、第十PMOS管和三个二值反相器;优点是没有阈值损失,不会导致输出数据出错,可靠性较高,且功耗较低。 | ||
搜索关键词: | 一种 基于 传输 结构 绝热 反相器 | ||
【主权项】:
一种基于传输门结构的多值绝热反相器,其特征在于包括传输门控制电路和多值绝热逻辑电路;所述的传输门控制电路包括第一PMOS管、第二PMOS管、第三PMOS管、第四PMOS管、第一NMOS管、第二NMOS管、第三NMOS管、第四NMOS管和二输入与门,所述的二输入与门具有第一输入端、第二输入端和输出端;所述的第一PMOS管的源极和所述的第二PMOS管的源极连接且其连接端为所述的传输门控制电路的功率时钟信号输入端,所述的第三PMOS管的源极和所述的第四PMOS管的源极连接且其连接端为所述的传输门控制电路的钟控时钟信号输入端;所述的第一PMOS管的栅极、所述的第一NMOS管的栅极、所述的第三PMOS管的栅极和所述的第三NMOS管的栅极连接且其连接端为所述的传输门控制电路的输入端,所述的第一PMOS管的漏极、所述的第二PMOS管的栅极、所述的第一NMOS管的漏极和所述的第二NMOS管的栅极连接,所述的第一NMOS管的源极、所述的第二NMOS管的源极、所述的第三NMOS管的源极和所述的第四NMOS管的源极均接地,所述的第三NMOS管的漏极、所述的第四NMOS管的栅极、所述的第三PMOS管的漏极和所述的第四PMOS管的栅极连接,所述的第二PMOS管的漏极、所述的第二NMOS管的漏极和所述的二输入与门的第一输入端连接且其连接端为所述的传输门控制电路的第一输出端,所述的第四PMOS管的漏极、所述的第四NMOS管的漏极和所述的二输入与门的第二输入端连接且其连接端为所述的传输门控制电路的第三输出端,所述的二输入与门的输出端为所述的传输门控制电路的第二输出端;所述的多值绝热逻辑电路包括第五NMOS管、第六NMOS管、第七NMOS管、第八NMOS管、第九NMOS管、第十NMOS管、第五PMOS管、第六PMOS管、第七PMOS管、第八PMOS管、第九PMOS管、第十PMOS管和三个二值反相器,三个所述的二值反相器分别具有输入端和输出端,三个所述的二值反相器分别为第一二值反相器、第二二值反相器和第三二值反相器;所述的第一二值反相器的输入端和所述的第十NMOS管的栅极连接且其连接端为所述的多值绝热电路的第一输入端,所述的第一二值反相器的输出端和所述的第十PMOS管的栅极连接,所述的第二二值反相器的输入端、所述的第五NMOS管的栅极和所述的第六NMOS管的栅极连接且其连接端为所述的多值绝热电路的第二输入端,所述的第二二值反相器的输出端、所述的第五PMOS管的栅极和所述的第六PMOS管的栅极连接,所述的第三二值反相器的输入端和所述的第九NMOS管的栅极连接且其连接端为所述的多值绝热电路的第三输入端,所述的第三二值反相器的输出端和所述的第九PMOS管的栅极连接,所述的第七PMOS管的源极和所述的第八PMOS管的源极连接且其连接端为所述的多值绝热电路的钟控时钟信号输入端,所述的第九NMOS管的漏极、所述的第九PMOS管的源极、所述的第十NMOS管的漏极和所述的第十PMOS管的源极连接且其连接端为所述的多值绝热电路的第一功率时钟信号输入端,所述的第五NMOS管的漏极、所述的第五PMOS管的源极、所述的第六PMOS管的源极和所述的第六NMOS管的漏极连接且其连接端为所述的多值绝热逻辑电路的第二功率时钟信号输入端,所述的第七NMOS管的源极和所述的第八NMOS管的源极均接地,所述的第五NMOS管的源极、所述的第五PMOS管的漏极、所述的第七PMOS管的漏极、所述的第七NMOS管的漏极、所述的第八PMOS管的栅极、所述的第八NMOS管的栅极、所述的第九NMOS管的源极和所述的第九PMOS管的漏极连接且其连接端为所述的多值绝热电路的输出端,所述的第六PMOS管的漏极、所述的第六NMOS管的源极、所述的第八PMOS管的漏极、所述的第八NMOS管的漏极、所述的第七PMOS管的栅极、所述的第七NMOS管的栅极、所述的第十PMOS管的漏极和所述的第十NMOS管的源极连接且其连接端为所述的多值绝热电路的反相输出端;所述的传输门控制电路的第一输出端和所述的多值绝热电路的第一输入端连接,所述的传输门控制电路的第二输出端和所述的多值绝热电路的第二输入端连接,所述的传输门控制电路的第三输出端和所述的多值绝热电路的第三输入端连接,所述的传输门控制电路的钟控时钟信号输入端和所述的多值绝热电路的钟控时钟信号输入端连接且其连接端为所述的多值绝热反相器的钟控时钟信号输入端,所述的多值绝热反相器的钟控时钟信号输入端用于接入钟控时钟信号,所述的传输门控制电路的功率时钟信号输入端和所述的多值绝热电路的第一功率时钟信号输入端连接且其连接端为所述的多值绝热反相器的第一功率时钟信号输入端,所述的多值绝热反相器的第一功率时钟信号输入端用于接入第一功率时钟信号,所述的多值绝热电路的第二功率时钟信号输入端为所述的多值绝热反相器的第二功率时钟信号输入端,所述的多值绝热反相器的第二功率时钟信号输入端用于接入第二功率时钟信号,所述的传输门控制电路的输入端为所述的多值绝热反相器的输入端,用于接入输入信号,所述的多值绝热电路的输出端为所述的多值绝热反相器的输出端,用于输出输出信号,所述的多值绝热电路的反相输出端为所述的多值绝热反相器的反相输出端,用于输出输出信号的反相信号;所述的钟控时钟信号和所述的第一功率时钟信号的幅值电平相同,且两者的相位相差180度,所述的第一功率时钟信号和所述的第二功率时钟信号的相位相同,所述的第一功率时钟信号的幅值电平是所述的第二功率时钟信号的幅值电平的两倍。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于宁波大学,未经宁波大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710654318.5/,转载请声明来源钻瓜专利网。