[发明专利]一种栅极驱动电路及驱动方法、显示装置有效
申请号: | 201611160173.5 | 申请日: | 2016-12-15 |
公开(公告)号: | CN106782365B | 公开(公告)日: | 2019-05-03 |
发明(设计)人: | 李亚锋 | 申请(专利权)人: | 武汉华星光电技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36;G09G3/3266 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 钟子敏 |
地址: | 430070 湖北省武汉市*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种栅极驱动电路及其驱动方法,以及使用该驱动电路的显示装置。本发明的栅极驱动电路能够实现双向扫描,采用前级驱动电路中Qn‑1节点输出信号和后级驱动电路中Qn+1节点输出信号二者交叠时的高电平时为第n级电路Qn节点预充电,可以大幅提高第n级电路的Gn输出端的稳定性。同时第一、二晶体管串联,第三、四晶体管串联可以大幅降低Qn节点漏电的几率。 | ||
搜索关键词: | 一种 栅极 驱动 电路 方法 显示装置 | ||
【主权项】:
1.一种栅极驱动电路,该栅极驱动电路具有多级结构,其特征在于,第n级电路中包括:Qn节点预充电单元,其在第一输入信号Qn‑1、第二输入信号Qn+1的作用下控制高电压信号VGH与Qn节点之间的信号传输,由此对Qn节点进行预充电;Qn节点上拉单元,其电连接在Qn节点与本级电路输出端Gn之间,用于维持Qn节点的高电平状态;Qn节点下拉单元,其电连接在低电压信号VGL与Qn节点之间,用于在Pn节点电压信号的作用下控制低电压信号VGL与Qn节点之间的信号传输,由此维持Qn节点的低电平状态;Pn节点上拉单元,其电连接在高电压信号VGH与Pn节点之间,用于在第一时钟信号的作用下控制高电压信号VGH与Pn节点之间的信号传输,由此维持Pn节点的高电平状态;Pn节点下拉单元,其电连接在低电压信号VGL与Pn节点之间,用于在Qn节点电压信号的作用下控制低电压信号VGL与Pn节点之间的信号传输,由此维持Pn节点的低电平状态;Gn输出单元,其电连接在第二时钟信号与本级电路输出端Gn之间,用于在Qn节点电压信号的作用下控制第二时钟信号与本级电路输出端Gn之间的信号传输,由此输出Gn高电平信号;Gn输出端下拉单元,其电连接在低电压信号VGL与本级电路输出端Gn之间,用于在Pn节点电压信号的作用下控制低电压信号VGL与本级电路输出端Gn之间的信号传输,由此维持本级电路输出端Gn的低电平状态;其中,所述第一输入信号Qn‑1为前级驱动电路中Qn‑1节点输出信号,第二输入信号Qn+1为后级驱动电路中Qn+1节点输出信号;其中,所述Qn节点预充电单元包括第一晶体管、第二晶体管、第三晶体管及第四晶体管;第一晶体管的源极与高电压信号VGH连接,第一晶体管的栅极与第二输入信号Qn+1连接,第一晶体管的漏极与第二晶体管的源极连接;第二晶体管的栅极连接第一输入信号Qn‑1,第二晶体管的漏极连接第三晶体管的源极,并同时与Qn节点连接;第三晶体管的栅极与第一输入信号Qn‑1连接,第三晶体管的漏极与第四晶体管的源极连接;第四晶体管的栅极与第二输入信号Qn+1连接,第四晶体管的漏极与高电压信号VGH连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉华星光电技术有限公司,未经武汉华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611160173.5/,转载请声明来源钻瓜专利网。