[发明专利]一种密码芯片中的多IP核集成方法在审
申请号: | 201610947228.0 | 申请日: | 2016-10-26 |
公开(公告)号: | CN106844282A | 公开(公告)日: | 2017-06-13 |
发明(设计)人: | 杨斌 | 申请(专利权)人: | 安徽扬远信息科技有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F21/72 |
代理公司: | 北京和信华成知识产权代理事务所(普通合伙)11390 | 代理人: | 胡剑辉 |
地址: | 230088 安徽省合肥市*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种密码芯片中的多IP核集成方法。包括通过将各IP核与IP_bridge、双端口存储区整合为系统的一个密码算法IP核重构模块;将模块输入为系统输出数据、地址、读/写使能、系统时钟与IP时钟、IP控制指令与IP选择参数,输出为IP核处理完成数据与协处理器运行状态标识。本发明通过IP桥接技术增加了IP_bridge对选定IP核重构数据处理区与控制指令这一过程。该设计可以实现不同IP核与dual_ramx的动态重构,通过引入IP桥,对IP核调用指令进行解释,进而配置被调用IP核的地址、数据、指令与时钟等各种接口信号,完成系统对IP核的功能调用。不同IP核与同一数据处理区的动态可重构可以有效节省片内存储资源,提高存储区利用效率。 | ||
搜索关键词: | 一种 密码 芯片 中的 ip 集成 方法 | ||
【主权项】:
一种密码芯片中的多IP核集成方法,其特征在于,包括如下步骤:SS1将各IP核与IP_bridge、双端口存储区整合为系统的一个密码算法IP核重构模块;SS2将模块输入为系统输出数据、地址、读/写使能、系统时钟与IP时钟、IP控制指令与IP选择参数,输出为IP核处理完成数据与协处理器运行状态标识。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽扬远信息科技有限公司,未经安徽扬远信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610947228.0/,转载请声明来源钻瓜专利网。
- 上一篇:血压预测的方法及装置
- 下一篇:蜡烛(316)