[发明专利]具有并行结构的数字无线发送器和无线通信系统有效
申请号: | 201410163200.9 | 申请日: | 2014-04-22 |
公开(公告)号: | CN104113349B | 公开(公告)日: | 2018-03-16 |
发明(设计)人: | 徐相镐 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | H04B1/04 | 分类号: | H04B1/04;H04L25/03 |
代理公司: | 北京铭硕知识产权代理有限公司11286 | 代理人: | 张军,谭昌驰 |
地址: | 韩国京畿*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 提供一种具有并行结构的数字无线发送器和无线通信系统。所述数字无线发送器包括串并转换器、delta‑sigma调制器(DSM)和射频(RF)转换器。串并转换器被配置为对串行数字输入信号进行内插并输出N个并行信号,其中,N是大于1的正整数。DSM被配置为并行地对所述N个并行信号执行delta‑sigma调制。RF转换器被配置为将N个delta‑sigma调制信号排列成K个并行信号,将所述K个并行信号延迟不同的延迟时间,并将延迟后的信号转换成RF信号,其中,K是大于N的正整数。 | ||
搜索关键词: | 具有 并行 结构 数字 无线 发送 无线通信 系统 | ||
【主权项】:
一种数字无线发送器,包括:串并转换器,被配置为对串行数字输入信号进行内插,并输出N个并行信号,其中,N是大于1的正整数;delta‑sigma调制器(DSM),被配置为并行地对所述N个并行信号执行delta‑sigma调制,并并行地输出N个delta‑sigma调制信号;射频(RF)转换器,被配置为将所述N个delta‑sigma调制信号排列成K个并行信号,将所述K个并行信号延迟不同的延迟时间,并将延迟后的信号转换成RF信号,其中,K是大于N的正整数,其中,DSM包括第一通道DSM单元至第N通道DSM单元,其中,第一通道DSM单元被配置为对所述N个并行信号中的第一并行信号和由第二通道DSM单元产生的第一信号执行第一加法,其中,第二通道DSM单元被配置为对第二信号执行量化,其中,第二信号是由第一通道DSM单元对所述第一加法的结果执行至少一次加法而产生的。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410163200.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种带韧性加强件的柔性光缆
- 下一篇:一种柜顶式光电成端集成模块