[发明专利]基于延时信号的顺序等效采样电路及采样方法有效

专利信息
申请号: 201410001964.8 申请日: 2014-01-02
公开(公告)号: CN103731136B 公开(公告)日: 2017-05-24
发明(设计)人: 李海涛;阮林波;渠红光;田耕;田晓霞;张雁霞;王晶;李显宝 申请(专利权)人: 西北核技术研究所
主分类号: H03K19/0185 分类号: H03K19/0185;H03K17/28
代理公司: 西安智邦专利商标代理有限公司61211 代理人: 王少文
地址: 71002*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种基于延时信号的顺序等效采样电路及采样方法,该采样电路及方法基于时间展宽原理,采用可编程延迟线、可编程延迟芯片、电平转换芯片、高稳晶振和现场可编程门阵列FPGA实现采样时钟信号延时。利用锁相环技术对高稳晶振输出的时钟信号进行锁相,降低时钟抖动;利用FPGA控制可编程延迟线和延迟芯片的延时步长和总延时;利用可编程延迟线的粗延时和可编程延迟芯片的细延时相互结合,通过对采样时钟信号进行高精度、大范围的步进延时,最小延时步长10ps,总延时达到512ns。该项技术可以广泛应用于顺序等效采样的系统中。
搜索关键词: 基于 延时 信号 顺序 等效 采样 电路 方法
【主权项】:
一种基于延时信号的顺序等效采样电路,其特征在于:包括用于产生信号的信号模块(U1)、用于时钟去抖和延时的控制模块(U2)以及延时模块(U3);所述延时模块(U3)包括粗延时单元(P3)、电平转换单元(P4)、细延时单元(P5);所述粗延时单元(P3)采用可编程延迟线,用于对输入的信号进行粗延时;所述细延时单元(P5)采用一片Onsemi公司的MC100EP195B芯片,用于对输入的信号进行细延时;所述电平转换单元(P4)用于将粗延时单元(P3)的输出信号转换为细延时单元(P5)需要的电平并输出至细延时单元(P5);所述控制模块(U2)包括去抖单元(P1)、控制单元(P2);所述去抖单元(P1)采用PLL锁相环,用于有效降低信号模块(U1)输出信号的抖动;所述控制单元(P2)采用FPGA;所述控制模块(U2)用于控制延时模块(U3)的延时步长,对去抖单元(P1)的输出信号进行总延时;所述信号模块(U1)输出信号通过控制模块(U2)的全局时钟输入引脚进入去抖单元;所述粗延时单元(P3)采用一片Maxim公司的可编程延迟线DS1123L;所述电平转换单元(P4)采用了TI公司的SN65EPT22芯片,用于将粗延时单元(P3)的输出LVCOMS信号转换为差分LVPECL信号并输出至细延时单元(P5);所述去抖单元(P1)采用型号为EP3C16Q240的FPGA的PLL锁相环;所述控制单元(P2)采用型号为EP3C16Q240的FPGA。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西北核技术研究所,未经西北核技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410001964.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top