[发明专利]高速捷变频标合成方法及装置在审

专利信息
申请号: 201310700821.1 申请日: 2013-12-18
公开(公告)号: CN103684443A 公开(公告)日: 2014-03-26
发明(设计)人: 陆田心;刘利峰;朱金中;朱习松 申请(专利权)人: 无锡市雷华科技有限公司
主分类号: H03L7/16 分类号: H03L7/16
代理公司: 杭州裕阳专利事务所(普通合伙) 33221 代理人: 应圣义
地址: 214063 江苏省无*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种高速捷变频标合成方法及装置。其中高速捷变频标装置包括多频率发生器、细频模块、粗频选择器和第一混频器。多频率发生器将外部晶振产生的固定频率信号转换为包括第一点频信号和第二点频信号的多点频信号。细频模块电性连接多频率发生器,抽取多频率发生器输出的多个第一点频信号,并将该第一点频信号细分成相应数量的细步进频标信号。粗频选择器电性连接多频率发生器,抽取多频率发生器输出的多个第二点频信号。第一混频器将细步进频标信号和第二点频信号混频处理后输出。粗频选择器可任意选择多个第二点频信号来增加频率带宽,与细步进频标信号混频后可实现宽带细步进的技术效果。
搜索关键词: 高速 变频 合成 方法 装置
【主权项】:
一种高速捷变频标合成方法,其特征在于,包括:将外部晶振产生的固定频率信号转换为包括第一点频信号和第二点频信号的多点频信号;抽取多个第一点频信号和多个第二点频信号;将多个第一点频信号细分成相应数量的细步进频标信号;将细步进频标信号和第二点频信号混频处理后输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡市雷华科技有限公司,未经无锡市雷华科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310700821.1/,转载请声明来源钻瓜专利网。

同类专利
  • 一种基于DDS和PLL结构的超小步进、低杂散宽带频率合成器-201910454773.X
  • 杜珂;朱红辉 - 江苏华讯电子技术有限公司
  • 2019-05-29 - 2019-08-27 - H03L7/16
  • 本发明公开了一种基于DDS和PLL结构的超小步进、低杂散宽带频率合成器,包括OCXO晶振、DDS输出功率调节电路和MCU控制,所述OCXO晶振连接有DDS参考时钟源,DDS参考时钟源连接有DDS电路,DDS电路连接有DDS输出功率调节电路,DDS输出功率调节电路连接有SAW带通滤波器电路,SAW带通滤波器电路连接有PLL主环输出电路,所述DDS参考时钟源、DDS电路和PLL主环输出电路同时连接有MCU控制,本频率源通过DDS电路输出的低杂散,窄带,超级小步进10‑6Hz级别的频率步进和频谱纯净的频率信号,满足后续主环路的宽频带输出,超小步进(步进小于0.1Hz)和低杂散需求。
  • 一种差分信号发生器-201920161240.8
  • 叶凌轩;龙敏义;劳崇哲;杨光义 - 武汉大学
  • 2019-01-29 - 2019-08-20 - H03L7/16
  • 本实用新型提出了一种差分信号发生器,包括微处理器、信号源模块、滤波器模块、放大器模块、单端转差分模块、信号输出接口;所述的微处理器、信号源模块、滤波器模块、放大器模块、单端转差分模块、信号输出接口通过导线依次串联连接;通过所述单端转差分模块实现放大后信号的单端输入信号转差分输出信号,通过所述信号输出接口输出差分输出信号。本实用新型优点为宽带宽、多种波形形成、高稳定度、较低成本、能差分输出的数字信号发生器。
  • 一种智能可编程激磁信号发生器-201610317139.8
  • 胡永红;张小林;孙文友 - 西安爱生技术集团公司;西北工业大学
  • 2016-05-13 - 2019-08-09 - H03L7/16
  • 本发明提供了一种智能可编程激磁信号发生器,智能控制器根据接收到的频率修改或预置指令,分别控制数字电位器和两个电平转换电路的选通,所述数字电位器为可编程晶体振荡器的非标准频率端子的上拉电阻;所述电平转换电路分别连接可编程晶体振荡器的两个频率选择端子;可编程晶体振荡器根据数字电位器和两个电平转换电路的选通情况,以及数字电位器设定的电阻值,按照设定逻辑输出反相的两路正弦交流激磁信号。本发明能够对激磁信号频率进行在线修改或预置,还可针对不同的电磁环境,在旋转变压器激磁信号频率指标范围内即时调整信号频率,达到系统的电磁兼容。
  • 一种C波段频率综合器-201822036142.X
  • 雍定超;徐杰;邓浩然;朱杨龙;黄春森 - 南京誉葆科技有限公司
  • 2018-12-05 - 2019-07-12 - H03L7/16
  • 本实用新型提供了一种C波段频率综合器,包括晶振信号分配单元路、发射激励信号产生单元、C波段基准信号产生单元;其中晶振信号分配单元产生晶振信号并将信号功分为多路参考信号;发射激励信号产生单元实现一路参考信号作为二次本振信号的输出和该路参考信号与其他路参考信号的下变频;C波段基准信号产生单元实现两路参考信号的上变频。
  • 延时锁相环电路及半导体存储器-201821911614.5
  • 牟文杰 - 长鑫存储技术有限公司
  • 2018-11-20 - 2019-07-09 - H03L7/16
  • 本实用新型提供一种延时锁相环电路及半导体存储器。延时锁相环电路包括延时链、MR6模式寄存器、译码器、控制单元、复制延时单元及鉴相器;延时链用于对输出信号进行延迟;MR6模式寄存器包括低频工作的时钟频率的设置编码;译码器用于读取设置编码,得到预估时钟周期;控制单元连接译码器和延时链之间,用于设置延时链的初始长度;复制延时单元连接延时链,用于产生复制延时信号;鉴相器连接复制延时单元和时钟信号,用于输出比较结果信号;控制单元连接鉴相器,用于沿初始长度继续调整接入延时链的长度。本实用新型通过读取MR6模式寄存器内低频工作的时钟频率的设置编码,获取预估时钟周期,对延时链的长度进行快速调整,保证电路的可靠性和准确性。
  • 一种小型化宽带频率源发生器-201822141451.3
  • 韩周安;王少奇;黄俊淮;钟毓帅 - 成都爱科特科技发展有限公司
  • 2018-12-20 - 2019-07-09 - H03L7/16
  • 本实用新型公开了一种小型化宽带频率源发生器,具有小型化、低相位噪声、低杂散、宽频段、细步进的性能指标。它包括包括DDS电路、谐波发生器组、滤波器组、功分器、混频器组和可调滤波器组。该频率源采用小型化的可调滤波器对谐波发生器后的信号进行滤波,对混频杂散进行抑制,减少了传统频率源的开关滤波器组占用的尺寸,从而达到实现高性能指标的同时减小频率源尺寸的目的。通过可调滤波器进行滤波的方式,可以大大的减小宽带频率源发生器的尺寸。
  • 一种基于DDS高性能宽频信号源-201822189598.X
  • 邹金强;李显富 - 成都前锋电子仪器有限责任公司
  • 2018-12-25 - 2019-07-09 - H03L7/16
  • 一种基于DDS高性能宽频信号源,包括音频产生电路、音频调理电路、数字频率合成电路、混频电路、四倍频电路;所述音频产生电路根据SPI信号产生音频信号,然后经过所述音频调理电路的调理,所述数字频率合成电路根据调理后的音频信号产生一个信号进入所述混频电路进行混频,然后经过所述四倍频电路处理后输出宽频信号;基于DDS技术,降低输出信号的非谐波杂散,提高输出信号的频谱纯度,产生一种非谐波指标保持在‑70dBc的高性能宽频信号源。
  • 延时锁相环电路及半导体存储器-201821909526.1
  • 牟文杰 - 长鑫存储技术有限公司
  • 2018-11-20 - 2019-06-04 - H03L7/16
  • 本实用新型提供一种延时锁相环电路及半导体存储器。延时锁相环电路包括延时链、第一寄存器、第一寄存器、逻辑处理单元、控制单元、复制延时单元以及鉴相器;延时链用于对输入信号进行延迟;逻辑处理单元用于读取第一寄存器和第二寄存器的设置编码,得到预估时钟周期;控制单元连接逻辑处理单元和延时链,用于设置延时链的初始长度;复制延时单元连接延时链,用于产生复制延时信号;鉴相器连接复制延时单元,用于输出比较结果信号;控制单元连接鉴相器,用于沿初始长度继续调整接入延时链的长度。本实用新型通过读取寄存器的设置编码,获取预估时钟周期,从而对延时链的长度进行快速调整,保证电路的可靠性和准确性。
  • W波段低相噪锁相源及其使用方法-201510935226.5
  • 陈波;郑艳英;徐克兴 - 成都九洲迪飞科技有限责任公司
  • 2015-12-15 - 2019-04-16 - H03L7/16
  • 本发明公开了一种W波段低相噪锁相源及其使用方法,晶振的第一输出端与倍频器组连接,倍频器组的输出端与带通滤波器连接,带通滤波器的输出端与谐波混频器的第一输入端连接,晶振的第二输出端与鉴相器的第一输入端连接,鉴相器的输出端与环路滤波器连接,环路滤波器的输出端与压控振荡器连接,压控振荡器的第一输出端与谐波混频器的第二输入端连接,谐波混频器的输出端与低通滤波器连接,低通滤波器的输出端与鉴相器的第二输入端连接;压控振荡器的第二输出端输出信号源。本发明基于“基波锁相,谐波输出”,提高频率源的工作频率,采用倍频方式、混频加锁相方案,克服毫米波频段相位噪声较高、环路不易锁定的困难,保证系统在W波段有较好的相噪和杂散等指标。
  • 一种基于DDS高性能宽频信号源-201811594782.0
  • 邹金强;李显富 - 成都前锋电子仪器有限责任公司
  • 2018-12-25 - 2019-03-08 - H03L7/16
  • 一种基于DDS高性能宽频信号源,包括音频产生电路、音频调理电路、数字频率合成电路、混频电路、四倍频电路;所述音频产生电路根据SPI信号产生音频信号,然后经过所述音频调理电路的调理,所述数字频率合成电路根据调理后的音频信号产生一个信号进入所述混频电路进行混频,然后经过所述四倍频电路处理后输出宽频信号;基于DDS技术,降低输出信号的非谐波杂散,提高输出信号的频谱纯度,产生一种非谐波指标保持在‑70dBc的高性能宽频信号源。
  • 用于合成信号源的快速接通系统-201480014633.6
  • M·M·克罗蒂尔;G·巴克马奈克;T·帕米尔 - 赫梯特微波有限责任公司
  • 2014-03-12 - 2019-03-01 - H03L7/16
  • 用于合成信号源的快速接通补偿系统,包括耦合到电源且配置产生相位稳定的射频(RF)输出信号的合成信号源。静音放大器耦合到合成信号源和电源。虚拟放大器耦合到静音放大器和电源。静音控制器耦合到静音放大器和虚拟放大器,静音控制器响应于使能信号并且配置以当没有产生射频输出信号时启用虚拟放大器并且禁用静音放大器并且当产生射频输出信号时禁用虚拟放大器并且启用静音放大器使得输送到合成信号源的总电源电流和虚拟放大器或静音放大器在启用静音放大器之前、期间和之后大致恒定以减少射频输出信号的相位扰动。
  • 一种超低相噪宽带频率源-201821865070.3
  • 李科 - 成都国新思创科技有限公司
  • 2018-11-13 - 2019-02-05 - H03L7/16
  • 本实用新型公开了一种超低相噪宽带频率源,其包括参考信号源、控制模块、鉴相器、运算放大器、VCO、射频放大器、滤波器、倍频器和混频器,所述控制模块连接鉴相器,所述参考信号源输出端分别连接鉴相器和倍频器,倍频器输出端连接混频器;所述鉴相器输出端连接运算放大器,运算放大器输出端连接VCO,所述VCO输出端分别连接射频放大器和混频器,所述混频器输出端连接第二滤波器,第二滤波器输出端连接鉴相器,所述射频放大器输出端连接第一滤波器,第一滤波器输出超低相位宽带频率源信号。本实用新型改良锁相技术实现超低相噪宽带频率源信号产生的方式,该方式具有相位噪声好、杂波抑制高、频率范围宽,频率步进小、调试简单等优势。
  • 一种宽带信号合成器的厚膜电路-201821349648.X
  • 郑振耀;曾炳超;孙惠军;游学秋;陈忠;郑熠晟;高巨守;陈杰;李磊;姚凯文 - 厦门大学
  • 2018-08-21 - 2019-01-08 - H03L7/16
  • 一种宽带信号合成器的厚膜电路,设有4个MOS模块,第1MOS模块和第4MOS模块用于分流,第2MOS模块和第3MOS模块用于导通与截止电路,所述4个MOS模块通过一个外界公用的控制端同时控制,第1MOS模块和第3MOS模块的控制端分别接一个反相器后再与外界公用的控制端连接。当控制端置高电平时,第2MOS模块和第4MOS模块导通,第1MOS模块和第3MOS模块截止;当控制端置低电平时,第1MOS模块和第3MOS模块导通,第2MOS模块和第4MOS模块截止。即插即用,屏蔽性能好,集成度高,电路隔离度高,损耗低,信号合成切换时间在10ns以内。
  • 高速串行通信中基于相位插值器的宽频时钟产生电路-201810580681.1
  • 袁帅;栾文焕;王自强;张春;王志华 - 清华大学
  • 2018-06-07 - 2018-11-23 - H03L7/16
  • 本发明涉及高速串行通信中基于相位插值器的宽频时钟产生电路,属于集成电路设计技术领域。本发明提出的基于相位插值器的宽频时钟产生电路由时钟输入预处理电路、控制字产生电路、译码电路以及相位插值器组成。时钟输入预处理电路保证输入到相位插值器的时钟在不同频率时满足相位插值器的输入波形要求。温度计码经过译码后提供给相位插值器的尾电流阵,对应不同的权重系数,从而输出不同相位的时钟。本发明的有益效果是提出的时钟产生电路在半速时钟为625MHz至5.15625GHz较宽的频率范围内,具有较好的线性度,能够实现产生不同相位的时钟的功能。
  • 宽带信号合成器的厚膜电路-201810954611.8
  • 郑振耀;曾炳超;孙惠军;游学秋;陈忠;郑熠晟;高巨守;陈杰;李磊;姚凯文 - 厦门大学
  • 2018-08-21 - 2018-11-23 - H03L7/16
  • 宽带信号合成器的厚膜电路,设有4个MOS模块,第1MOS模块和第4MOS模块用于分流,第2MOS模块和第3MOS模块用于导通与截止电路,所述4个MOS模块通过一个外界公用的控制端同时控制,第1MOS模块和第3MOS模块的控制端分别接一个反相器后再与外界公用的控制端连接。当控制端置高电平时,第2MOS模块和第4MOS模块导通,第1MOS模块和第3MOS模块截止;当控制端置低电平时,第1MOS模块和第3MOS模块导通,第2MOS模块和第4MOS模块截止。即插即用,屏蔽性能好,集成度高,电路隔离度高,损耗低,信号合成切换时间在10ns以内。
  • 一种基于DDS芯片的高精度四通道信号源-201810499140.6
  • 翟跃阳;李景一;亓鲁;黄炯;全伟 - 北京航空航天大学
  • 2018-05-23 - 2018-11-06 - H03L7/16
  • 本发明涉及一种基于DDS芯片的高精度四通道信号源,包括型号为AD9959的DDS芯片,用于产生四通道重构正弦信号,以及射频变压器,将电流信号转化为电压信号,并通过滤波器,接到SMA接口输出,以及电压调节芯片,为DDS芯片电源供电,以及两种为DDS芯片提供参考时钟的电路,一种用25MHz的晶振,来为DDS芯片提供参考时钟,另一种为直接将信号源接入SMA接口,经过巴伦,将非平衡信号输入转化成平衡信号输出到DDS芯片。本发明具有0.12Hz的高精度频率分辨率,同步的4个通道且通道间隔离好,产生信号频率覆盖0到200MHz,有对于频率、相位、幅值线性扫描的能力和对于频率、相位、幅值高达16级的调制能力等优点。本发明可作为声光调制器的射频源,以及应用于对激光深度的调制。
  • 一种低噪声、低杂散、小步进、快速频率合成器-201820902356.8
  • 张君 - 扬州健行电子科技有限公司
  • 2018-06-12 - 2018-10-19 - H03L7/16
  • 本实用新型公开了微波技术领域内的一种低噪声、低杂散、小步进、快速频率合成器,包括倍频模块以及DDS模块,其特征在于:倍频模块经第一开关滤波模块与DDS模块相连,DDS模块与第二开关滤波模块相连;第一开关滤波模块包括第一SP2T微波开关,第一SP2T微波开关与第一带通滤波器以及第二带通滤波器相连,第一带通滤波器以及第二带通滤波器与第二SP2T微波开关相连,第二SP2T微波开关与DDS模块相连;这样可以避免DDS的近端杂散,使得DDS杂散指标可达到70dBc,解决了通常的DDS电路的杂散问题,产生高纯度输出频谱并且有效地扩展了DDS的使用带宽,本实用新型可以用于产生高纯度微波频率源。
  • 基于高速DDS的捷变频率源-201820732418.5
  • 张江涛;任彦闯 - 石家庄雷迅电子科技有限公司
  • 2018-05-17 - 2018-10-12 - H03L7/16
  • 本实用新型公开了一种基于高速DDS的捷变频率源,包括锁相环、高速DDS、FPGA以及开关滤波器组,其中锁相环连接高速DDS的输入端,为高速DDS提供参考时钟信号,高速DDS的输出连接开关滤波器组的输入,高速DDS产生快速跳频信号经开关滤波器组进行分段滤波后输出。本实用新型通过FPGA根据外部输入的控制码控制高速DDS产生捷变频率信号,并通过由FPGA控制的切换开关来选择不同的滤波器进行滤波输出,利用高速DDS的纳秒级捷变频率特点,并通过滤波器的带外抑制,滤除带外杂散,避免DDS输出的杂散落在要求的频带内,实现了宽带快速捷变频以及低杂散输出。
  • 用于Ku波段频率综合器上的本振源模块加工方法-201711246767.2
  • 汪宁;费文军;李金晶;陈兴盛;朱良凡;吴文书;汪伦源;张丽 - 安徽华东光电技术研究所
  • 2017-12-01 - 2018-08-28 - H03L7/16
  • 本发明公开用于Ku波段频率综合器上的本振源模块加工方法,该本振源模块加工方法包括:步骤1,将参考信号电路板、放大电路板、控制电路板和绝缘子分别与腔体进行烧结;步骤2,将元器件烧结在参考信号电路板、放大电路板和控制电路板上;步骤3,对参考信号电路板、放大电路板和控制电路板分别进行电装,并安装固定在所述腔体上;步骤4,将腔体进行封盖以密封所述腔体。该用于Ku波段频率综合器上的本振源模块加工方法克服了现有技术中本振源模块制作工艺复杂,不能大批量生产的问题。
  • 一种信号发生器-201810136541.5
  • 李幸;郭露露 - 北京东远润兴科技有限公司
  • 2018-02-09 - 2018-07-27 - H03L7/16
  • 本发明提出一种信号发生器,包括:输入模块、控制器、设定数量的直接数字式频率合成器、外围处理模块;其中,所述输入模块用于输入待生成的信号的参数信息;所述控制器,用于根据所述输入模块输入的所述待生成的信号的参数信息,生成信号生成指令;所述直接数字式频率合成器,用于根据所述控制器发送的所述信号生成指令,生成模拟正弦波信号;所述外围处理模块,用于对所述直接数字式频率合成器生成的模拟正弦波信号进行设定处理,并输出处理后的模拟正弦波信号。上述信号发生器能够同时生成不同波形的信号,能够满足同时产生多个任意波形的信号的要求。
  • 一种宽带低杂散捷变频频率合成装置-201711386665.0
  • 李宁;刘德喜;祝大龙;孙奕庭;肖清泉 - 北京遥测技术研究所;航天长征火箭技术有限公司
  • 2017-12-20 - 2018-07-06 - H03L7/16
  • 本发明公开了一种宽带低杂散捷变频频率合成装置。该装置包括依次相连的FPGA电路模块、数模转换器、第一带通滤波器、第一2倍频器、第二带通滤波器、第二2倍频器和第三带通滤波器;还包括采样时钟电路模块,采样时钟电路模块的输出端连接数模转换器的时钟信号输入端;该频率合成装置基于数模转换器,利用数模转换器将目标数字信号转换为目标模拟信号,并将所述目标模拟信号与3GHZ时钟模拟信号进行频率合成,以生成期望模拟信号并输出。本发明实现了宽带低杂散捷变频频率合成的目的。
  • 双输出混频电路-201721924789.5
  • 查明泰;刘俊杰;詹宇昕 - 华讯方舟科技有限公司;华讯方舟科技(湖北)有限公司
  • 2017-12-29 - 2018-07-03 - H03L7/16
  • 本实用新型提供了一种双输出混频电路。所述电路包括射频接收端和至少两个电压端,还包括射频放大模块,用于将接受的每一种射频信号进行放大;滤波模块,用于将每一种经过放大的所述射频信号滤波成具有工作频率的工作信号;混频模块,将每一路的所述工作信号进行混频处理,得到至少四种中频信号;信号切换模块,用于根据接收的电压信号控制混频模块的本振信号端向电压端输出至少四种所述中频信号中的任意一种中频信号。上述双输出混频电路通过设置至少两个电压端,每个电压端均可输出至少四种所述中频信号,有效改善焊接板空间,使混频电路清晰明了,从而确保电路的稳定,减少成本。
  • 延迟锁相环时钟线路及半导体存储器-201721404534.6
  • 不公告发明人 - 睿力集成电路有限公司
  • 2017-10-27 - 2018-05-01 - H03L7/16
  • 本实用新型涉及延迟锁相环时钟线路及半导体存储器。延迟锁相环时钟线路包括延迟锁相环,其能够相应于外部系统产生时钟信号;时钟线路控制系统,接收从所述延迟锁相环传输的时钟信号;高位数据端口部分,接收从所述时钟线路控制系统传输的时钟信号,且用于与外部系统交换处于高位的数据位宽信号;低位数据端口部分,接收从时钟线路控制系统传输的时钟信号,且用于与外部系统交换处于低位的数据位宽信号,从延迟锁相环到高位数据端口部分的时钟信号线路的最长路径长度与从延迟锁相环到低位数据端口部分的时钟信号线路的最长路径长度不同。本实用新型通过数据位宽信号来控制时钟线路的流向从而选择最优的时钟线路。
  • 具有时钟同步电路的测量仪器及时钟同步方法-201210530562.8
  • 曾磊;王悦;王铁军;李维森 - 北京普源精电科技有限公司
  • 2012-12-11 - 2018-04-24 - H03L7/16
  • 本发明公开了一种具有时钟同步电路的测量仪器,时钟同步电路用于给测量仪器提供工作时钟;时钟同步电路包括一内部时钟电路以及一外部时钟电路,内部时钟电路用于产生一内部时钟信号,外部时钟电路用于产生一外部时钟信号,还包括一时钟同步处理电路,用于将内部时钟信号的内部时钟频率调整为与外部时钟信号的外部时钟频率一致;时钟同步处理电路包括时钟整形电路,连接外部时钟电路,用于将外部时钟信号调整为外部时钟方波信号;双D触发器,用于根据外部时钟方波信号与内部时钟信号,生成对应的脉冲串;低通有源滤波器,用于将脉冲串进行滤波,生成一对应的直流信号;选择器,用于选择直流信号作为时钟同步控制电压,输出至内部时钟电路。
  • 一种直接数字频率合成器-201710992774.0
  • 杨正 - 郑州云海信息技术有限公司
  • 2017-10-23 - 2018-03-16 - H03L7/16
  • 本申请公开了一种直接数字频率合成器,包括频率控制器,用于根据输入的频率控制字计算输出频率,并根据输入的系统时钟信号生成频率为输出频率的参考信号;相位控制器,用于根据输入的相位偏移字计算相位偏移角;相位/幅度转换器,用于采用坐标旋转数字算法计算相位偏移角的三角函数值,根据三角函数值和输入的振幅比例因子调节参考信号的大小,并输出调节后的参考信号。本申请中相位/幅度转换器通过坐标旋转数字算法对参考信号的相位偏移角进行三角函数计算,无需使用大量ROM进行三角函数值表的存储。由此可见,本申请实施例所提供的直接数字频率合成器可以有效地提高频率合成的可靠性和运算速度,并降低功耗和成本。
  • 基于光电振荡器的高分辨率锁相电路-201510395377.6
  • 周帅;樊晓腾;刘亮;何攀峰;范吉伟 - 中国电子科技集团公司第四十一研究所
  • 2015-07-08 - 2018-03-13 - H03L7/16
  • 本发明公开了一种基于光电振荡器的高分辨率锁相环路。所述锁相环路包括光电振荡器,被配置为用于输出信号;混频器,被配置为用于将所述输出信号与高纯本振信号进行混频并产生中频信号;直接数字式频率合成器,被配置为用于与所述中频信号进行鉴相,直接数字式频率合成器的输出为直接数字式频率合成器与中频信号的相位差的纹波电压;环路滤波器,被配置为用于从所述纹波电压中提取直流电压;光电振荡器驱动模块,被配置为用于接收所述直流电压并产生可调谐光电振荡器的控制偏置电压,通过所述控制偏置电压控制光电振荡器的输出。本发明既实现了宽带频率高纯高稳定输出,又获得了极高的频率分辨力。
  • 一种改进的产生双频率信号的频综电路-201720732854.8
  • 王长林 - 天津七六四通信导航技术有限公司
  • 2017-06-22 - 2018-03-13 - H03L7/16
  • 本实用新型涉及一种改进的产生双频率信号的频综电路。包括电源电路、晶振电路、锁相环电路、中频信号放大电路、正弦波转方波电路、射频信号放大电路,所述晶振电路通过锁相环电路依次与中频信号放大电路、正弦波转方波电路连接,锁相环电路与射频信号放大电路连接,电源电路分别与晶振电路、锁相环电路、中频信号放大电路、正弦波转方波电路、射频信号放大电路连接。不仅用集成的锁相环芯片技术产生了双频率信号,还将高达62MHz的中频频率信号从正弦波转换成了LVTTL电平的方波信号。正弦波转方波电路采用频率响应更高的反相器实现,产生了较好的方波波形,解决了以往用比较器实现的方波是削顶的正弦波(失真信号)的波形不好的缺点。
  • 一种频率综合器-201720359676.9
  • 张小阳 - 成都联帮微波通信工程有限公司
  • 2017-04-07 - 2017-11-14 - H03L7/16
  • 本实用新型公开了一种频率综合器,包括恒温晶振,恒温晶振输出端依次与第一功分器、第二功分器和第三功分器串联连接;第一功分器输出端依次与谐波发生器、第一射频开关、频标滤波器组、第二射频开关和第一滤波器串联连接;第二功分器输出端与控制电路相连;第三功分器输出端依次与锁相环电路、M选一中频开关和第二滤波器串联连接;第一滤波器和第二滤波器输出端分别与混频器输入端连接;混频器输出端依次与第三射频开关、频合滤波器组、第四射频开关、数控衰减器和低通滤波器串联连接。本实用新型频率综合器能够同时兼顾小步进、低相噪、低杂散、同频点跳频相位连续、捷变频的特性,具有很强的实用性。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top