[发明专利]具有错误锁定纠正机制的计数器控制型延迟锁相环电路有效
申请号: | 201210034793.X | 申请日: | 2012-02-16 |
公开(公告)号: | CN102594338A | 公开(公告)日: | 2012-07-18 |
发明(设计)人: | 周洁;陈珍海;季惠才;黄嵩人;于宗光;薛颜 | 申请(专利权)人: | 中国电子科技集团公司第五十八研究所 |
主分类号: | H03L7/08 | 分类号: | H03L7/08 |
代理公司: | 无锡市大为专利商标事务所 32104 | 代理人: | 曹祖良 |
地址: | 214035 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种具有错误锁定纠正机制的计数器控制型延迟锁相环电路,其包括数字延迟线、鉴相器、加/减计数器、时钟相位运算电路;所述输入参考时钟信号CLK分别接入数字延迟线与鉴相器,数字延迟线的输出连入鉴相器以及时钟相位运算电路,鉴相器的输出连接到加/减计数器的输入,加/减计数器的输出连入数字延迟线。本发明通过锁定过程检测窗口来判断延时后的输出时钟信号的延时是否满足锁定条件,根据检测结果即时调整延时大小,从而避免了错误锁定的发生,准确完成延迟锁相功能。其优点是:本发明有效解决了传统的DLL结构容易误锁的问题,并且有较宽的频率范围和较多的相位输出,有助于提高芯片成品率。 | ||
搜索关键词: | 具有 错误 锁定 纠正 机制 计数器 控制 延迟 锁相环 电路 | ||
【主权项】:
具有错误锁定纠正机制的计数器控制型延迟锁相环电路,其特征在于:包括数字延迟线、鉴相器、加/减计数器、时钟相位运算电路;所述数字延迟线的输入为输入参考时钟信号CLK,输出为延时后的时钟信号;所述数字延迟线由n+3个相同的延时单元组成,其中n为正整数;输入参考时钟信号CLK分别接入数字延迟线与鉴相器,数字延迟线的输出连入鉴相器以及时钟相位运算电路,鉴相器的输出连接到加/减计数器的输入,加/减计数器的输出连入数字延迟线;每个延时单元由加/减计数器的输出信号控制,鉴相器比较输入参考时钟信号CLK和延时后的时钟信号的相位,根据比较结果控制加/减计数器;所述时钟相位运算电路选择延时单元输出的延时时钟信号进行处理,输出最终所需的时钟信号;锁定过程通过检测窗口来判断延时后的时钟信号的延时是否满足锁定条件,避免错误锁定;所述检测窗口的大小为经过n次延时的时钟信号CKn与CKn经过6个反相器之后的时钟信号CK’n之间的相位差;所述检测窗口检测经过n次延时的时钟信号CKn是否处于检测窗口范围内:经过n次延时的时钟信号CKn的上升沿已超出检测窗口的范围,说明延时单元的延时过多,延迟锁相环不会锁定;经过n次延时的时钟信号CKn的上升沿还未进入锁定过程检测窗口范围,CKn经过6个反相器之后的信号CK’n的上升沿处于检测窗口范围内,经过n+3次延时的时钟信号CKn+3的上升沿已超出锁定过程检测窗口,则说明延时单元的延时还不足以达到延迟锁相环的锁定条件,此时延迟锁相环为即将锁定的状态,但不会立刻完成锁定;经过n次延时的时钟信号CKn的上升沿正处于锁定过程检测窗口范围内,CKn经过6个反相器之后的信号CK’n和经过n+3次延时的时钟信号CKn+3的上升沿已超过了锁定过程检测窗口的范围,说明此时延时单元的延时大小已满足延迟锁相环的锁定条件,延迟锁相环完成正确锁定。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第五十八研究所,未经中国电子科技集团公司第五十八研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210034793.X/,转载请声明来源钻瓜专利网。
- 上一篇:网络设备上网配置方法、装置和系统
- 下一篇:加油管前安装护板