[实用新型]双路32位M序列数字相关器无效
申请号: | 201120131608.X | 申请日: | 2011-04-28 |
公开(公告)号: | CN202004754U | 公开(公告)日: | 2011-10-05 |
发明(设计)人: | 马飒飒;赵熠明;赵守伟;夏明飞;宋伟;陈雄方 | 申请(专利权)人: | 马飒飒 |
主分类号: | H04B1/709 | 分类号: | H04B1/709 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 050000 河北省石家庄市*** | 国省代码: | 河北;13 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种双路32位M序列数字相关器,包括隔离器、A/D转换电路、可编程逻辑阵列FPGA以及CPU电路,隔离器对输入信号进行隔离,输出模拟差分信号经A/D转换电路转换后送至可编程逻辑阵列FPGA,经FPGA处理后输出相关信号,CPU电路的控制信号接至A/D转换电路、可编程逻辑阵列FPGA。本新型采用了软件无线电设计思想和理念,采用了硬件与软件相结合的设计方法,实现了对陆军雷达、指挥、导航通信的扩频相关解码,弥补了雷达装备通信设备的解扩的空白。具有更好的抗失真和抗干扰能力,能够有效地抑制噪声及其他累积干扰。 | ||
搜索关键词: | 双路 32 序列 数字 相关器 | ||
【主权项】:
一种双路32位M序列数字相关器,其特征在于:包括隔离器、A/D转换电路、可编程逻辑阵列FPGA以及CPU电路,隔离器对输入信号进行隔离,输出模拟差分信号经A/D转换电路转换后送至可编程逻辑阵列FPGA,经FPGA处理后输出相关信号,CPU电路的控制信号接至A/D转换电路、可编程逻辑阵列FPGA。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于马飒飒,未经马飒飒许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201120131608.X/,转载请声明来源钻瓜专利网。
- 上一篇:一种振动筛筛网联接装置
- 下一篇:一种滑触线的软接头装置