[发明专利]序列检测器中的路径度量单元及路径度量的方法有效

专利信息
申请号: 201880035590.8 申请日: 2018-05-30
公开(公告)号: CN110710113B 公开(公告)日: 2023-05-12
发明(设计)人: G·舍鲁比尼;R·西德西扬;S·富勒;M·科塞尔;H·尤克塞尔 申请(专利权)人: 国际商业机器公司
主分类号: H03M13/41 分类号: H03M13/41;H04L1/00;H04L25/03
代理公司: 北京市金杜律师事务所 11256 代理人: 辛鸣
地址: 美国纽*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 通过在序列检测器中累积分支度量,来计算与n状态网格的相应状态相关联的路径度量。每个路径度量由N位加上环绕位表示,环绕位用于指示该路径度量的N位值的环绕。
搜索关键词: 序列 检测器 中的 路径 度量 单元 方法
【主权项】:
1.一种路径度量单元,用于通过在序列检测器中累积分支度量来计算与n状态网格的相应状态相关联的路径度量,每个路径度量由N位加上环绕位表示,所述环绕位用于指示该路径度量的N位值的环绕,所述路径度量单元包括:/n一组流水线级,用于接收所述分支度量,并且适于针对所述网格的每个状态、从使用所述分支度量而被产生的一组部分路径度量针对该状态选择候选路径度量的配对;以及/n输出流水线级,被连接以接收针对每个状态的候选路径度量的所述配对,并且适于针对该状态产生选择信号,以用于通过比较所述N位值中的每个N位值和所述配对的所述环绕值来选择所述配对中的最佳的一个作为针对该状态的所述路径度量;/n其中针对每个状态的所述候选路径度量和选择信号从所述输出流水线级被反馈给所述一组流水线级,所述一组流水线级还适于通过向候选路径度量的配对添加对应的分支度量来产生针对每个状态的推测性部分路径度量的配对,并且根据针对该配对从其被选择的所述候选路径度量的选择信号,从推测性部分路径度量的每个配对选择所述部分路径度量。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国际商业机器公司,未经国际商业机器公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201880035590.8/,转载请声明来源钻瓜专利网。

同类专利
  • 一种对状态机中序列的纠错方法-202010213889.7
  • 叶崇光;张远 - 上海集成电路研发中心有限公司
  • 2020-03-24 - 2023-08-25 - H03M13/41
  • 本发明提供了一种对状态机中序列的纠错方法,包括:在状态机中构建出用于指示不同状态的状态序列,采用预设卷积法对每个状态序列进行编码以获得不同的指示序列并存储;状态机获取输入信号,基于所述输入信号确定出状态机的下一状态对应的下一状态序列,并获取下一状态序列对应的下一指示序列,利用唯特比译码法基于预设卷积法对下一指示序列进行译码以得到验证序列,并比对验证序列与下一指示序列是否一致,以判断下一指示序列是否出错;当不一致时,基于验证序列对下一指示序列执行纠错操作。本发明所提供的方法可以对存储至状态机中的序列进行自动纠错,以确保存储至状态机中的序列总是正确的,从而使得状态机能够正确的切换状态。
  • 控制解码处理的方法、计算设备及移动装置-201710022738.1
  • 姜贤求;殷裕昌 - 三星电子株式会社
  • 2017-01-12 - 2023-08-22 - H03M13/41
  • 控制解码处理的方法、计算设备及移动装置。所述移动装置包括:显示器;移动通信调制解调器,包括被配置为对咬尾卷积码(TBCC)编码的数据进行解码的维特比解码器(VD);存储器,结合到移动通信调制解调器;无线天线,结合到移动通信调制解调器并接收物理下行链路控制通道(PDCCH)。VD被配置为:接收通过TBCC编码的数据;选择候选以启动训练区间;确定在训练区间的最后步骤的可能状态的最终路径度量(PM)值;基于可能状态的最终PM值来确定与PM相关的值;基于与PM相关的值来确定针对候选的解码的提前终止。
  • 维特比译码方法、装置、电子设备及存储介质-202310133616.5
  • 吴浩群;杨颖;王海永;陈杰 - 中国科学院微电子研究所
  • 2023-02-10 - 2023-06-23 - H03M13/41
  • 本发明提供一种维特比译码方法、装置、电子设备及存储介质。方法包括:计算同一时刻接收码字与期望码字之间的距离,以获得当前时刻的分支度量值;基于当前时刻的分支度量值,确定当前时刻的幸存路径度量值,进而确定幸存路径信息;设置删除门限;基于删除门限对当前时刻的幸存路径度量值进行筛选,以获得最小幸存路径度量值;在译码时间达到回溯深度的情况下,以译码时间所在时刻的最小幸存路径度量值所对应的状态为起点,基于幸存路径信息开始回溯,以输出对应的译码结果。由此,删除门限的设置实现了对幸存路径的有效筛选,有效减少了译码过程中的计算量,同时在任意信噪比条件下均能实现高速低功耗的有效译码。
  • 一种维特比译码器并行加比选处理方法-201911361968.6
  • 张银行;曾庆立;杨喜;吴浩 - 吉首大学
  • 2019-12-25 - 2023-06-16 - H03M13/41
  • 本发明涉及的是一种维特比译码器并行加比选处理方法,包括:第一条路径,从低位开始,逐位计算路径度量与分支度量的和;第二条路径,从低位开始,逐位计算路径度量与分支度量的和;第三条路径,一旦第一条路径与第二条路径中路径度量与分支度量最低位的和计算出来,就从开始比较;最后依据第三条路径最高的进位信息,对第一条路径和第二条路径分别计算出的新路径度量进行选择,并输出路径判决信息。该发明将比较运算转化为加法运算,并且加运算与比较运算都同时从最低位开始,到最高位结束,极大地缩短了“加‑比较‑选择”中“加‑比较”运算的延时,降低“加‑比较‑选择”模块的硬件资源消耗,提高了维特比译码器的译码速率。
  • 一种低轨导航信号编码方法、设备和介质-202310207211.1
  • 陈建国;邓填棣;袁火平;郑黎妮;杜江;蒋兴明 - 重庆两江卫星移动通信有限公司
  • 2023-03-06 - 2023-05-30 - H03M13/41
  • 本发明公开了一种低轨导航信号编码方法、设备和介质,包括以下具体步骤:配置viterbi编码器的多项式参数和原始信息长度参数,确定原始信息输入组帧;根据原始信息输入组帧确定start控制信号,将start控制信号发送给CRC24Q编码器和viterbi编码器;采用字节查表法计算CRC24Q编码,采用字节计算viterbi编码,CRC24Q编码和viterbi编码并行计算;获得计算后的编码值,并对编码值进行存储。通过对viterbi编码采用按字节计算的算法,加快了编码的速度,使两种编码的速度能匹配,从而不再需要输入RAM缓存器,通过并行计算两种编码,进一步加快低轨导航信号的信道编码速度。
  • 基于最大似然删除位置搜索的MGC码快速译码方法-202110580084.0
  • 慕建君;曹子浩;焦晓鹏;马国臣;韩辉;赵展展 - 西安电子科技大学
  • 2021-05-26 - 2023-05-30 - H03M13/41
  • 本发明公开了一种基于最大似然删除位置搜索的MGC码快速译码方法,主要解决现有GC码编译码性能低的问题。其方案是:在GC码上周期性插入Marker序列得到MGC码;根据Marker序列建立网格图;通过删除位置搜索得到每块发生删除错误数量,推断初始删除错误位置集合,并计算另外两个删除错误位置集合;猜测删除错误模式得到待译码符号序列;通过MDS码对待译码符号序列进行译码得到译码符号序列;判断译码符号序列是否可行;根据是否有唯一可行的译码符号序列与删除错误位置集合是否可以扩大,判断译码完成情况。本发明缩小了GC码删除错误模式的搜索/猜测空间,提高了译码速度,可用于纠正信息传输中发生的多个删除错误。
  • 一种多模列表维特比实现方法及译码器-202210169716.9
  • 钟振祥;傅晓宇;强祺洋;马天一 - 电子科技大学
  • 2022-02-23 - 2023-04-28 - H03M13/41
  • 本发明公开了一种多模列表维特比实现方法及译码器,具体通过兼容NB‑IoT系统中的(3,1,7)咬尾卷积码和BLE5.2系统中的(2,1,4)卷积码等两种模式,提高译码器的灵活性和适用性,并通过资源复用降低硬件面积与功耗;同时在物联网与窄带系统中引入列表维特比算法,通过记录8条候选幸存路径,并对其分别进行CRC校验判决,从而获得比传统维特比算法更优的性能。
  • 一种基于叠加的短帧长编码及译码方法-201911302305.7
  • 马啸;蔡穗华;林文超;韦宝典 - 中山大学
  • 2019-12-17 - 2023-03-31 - H03M13/41
  • 本发明公开了一种基于叠加的短帧长编码及译码方法,编码包括:先将长度为K=2k序列u均分为两个分组,并分别输入基本码编码器,得到长度为N=2n序列v=(v(0)v(1));然后将v(0)经过变换后叠加到v(1)上,得到c(1);再将c(1)部分叠加到v(0)上,得到c(0);最终以c=(c(0)c(1))为发送码字;译码包括:从y(0)中移除c(1)叠加的影响得到u(0)的一个估计值然后从y中移除其叠加编码的影响,并得到u(1)的一个估计值如果估计的散度函数大于预设门限,停止译码,否则产生下一个u(0)的估计值并重复上述步骤;若到达循环最大次数尚未找到散度函数大于预设门限的估计对,输出似然概率最大的估计对作为译码结果。本发明可以构造帧长短、性能好的码,可通过简单的参数配置支持不同的码率与码长,相应的译码算法也具有较低的复杂度。
  • 维特比算法的改进方法和接收装置-201910141323.5
  • 李琳 - 扬智科技股份有限公司
  • 2019-02-26 - 2023-03-24 - H03M13/41
  • 本发明公开了一种维特比算法的改进方法和接收装置。所述改进方法适用于维特比译码器中,维特比译码器接收原始信号所经由卷积码编码器而产生的输出信号,且卷积码编码器具有M个寄存器,M为大于等于2的正整数,所述改进方法则包括如下步骤。首先,针对输出信号的第一至第M个数据,维特比译码器是根据已知的该M个寄存器的M个初始值,来进行维特比算法中的加比选操作。再者,针对输出信号的倒数第M至最后一个数据,维特比译码器是根据已知的原始信号的最后M个比特值,来进行维特比算法中的加比选操作,借此减少加比选单元的运算复杂度。
  • 维特比译码方法及设备-202110865676.7
  • 师楠 - 北京紫光展锐通信技术有限公司
  • 2021-07-29 - 2023-02-24 - H03M13/41
  • 本申请实施例提供一种维特比译码方法及设备,方法包括:将接收端接收到的编码序列输入维特比译码器;确定维特比译码器输出的最优路径的距离是否大于或等于预设距离阈值;若是,且编码序列的起始位置未进行过调整时,调整编码序列的起始位置;将调整后的编码序列输入维特比译码器后,若维特比译码器最新输出的最优路径的距离小于预设距离阈值,则将维特比译码器最新输出的译码序列确定为调整后的编码序列对应的译码结果。本申请实施例可以准确判断出维特比译码器的译码结果是否正确,当维特比译码器的译码结果错误时,通过调整编码序列的起始位置来修正编码序列相位后再重新译码,可以有效降低维特比译码结果的误码率。
  • 一种GNSS维特比译码监督信息的提取方法-202211073408.2
  • 王令欢;朱盈娜;汤加跃 - 西安开阳微电子有限公司
  • 2022-09-02 - 2022-12-09 - H03M13/41
  • 本发明提供一种GNSS维特比译码监督信息的提取方法,应用于跟踪环路处于锁频环状态,该方法包括:获取GNSS接收机跟踪环路积分输出结果;所述跟踪环路积分输出结果包含同相支路输出Ii和正交支路输出Qi;将同相支路输出Ii选定为序列Di的实部,将正交支路输出Qi选定为序列Di的虚部;将本次序列Di与取共轭的上次序列Di‑1相乘作为新的序列Si;根据Si序列的值来确定监督比特信息。该方法可有效解决了接收机跟踪环路工作中锁频环时的导航电文的收集问题。
  • SAS的扰码编码电路-202110171738.4
  • 吴睿振;陈静静;黄萍;王凛 - 山东云海国创云计算装备产业创新中心有限公司
  • 2021-02-08 - 2022-11-04 - H03M13/41
  • 本申请公开了一种SAS的扰码编码电路,包括初始值存储器、计数器、移位寄存器、比特数据处理器和多个异或门。初始值存储器存储初始值;计数器控制移位寄存器在每个时钟输出相应的比特运算数据;移位寄存器的各比特寄存器分别与SAS协议的各比特一一连接,且将每个时钟基于移位运算产生的比特运算数据分别输入至相应的异或门和比特数据处理器;根据移位寄存器的类型和数据格式确定异或门总数和连接关系;各异或门在每个时钟通过异或操作生成扰码值作为更新值再输入至移位寄存器的目标比特寄存器;比特数据处理器在计数器记满一个扰码周期时输出32比特的扰码数据,并同时利用16比特运算数据更新移位寄存器的各比特位,优化了扰码编码电路的结构和面积。
  • 维特比译码方法、设备及存储介质-201811527984.3
  • 洪龙龙;叶进 - 锐捷网络股份有限公司
  • 2018-12-13 - 2022-08-16 - H03M13/41
  • 本申请实施例提供一种维特比译码方法、设备及存储介质。在本申请实施例中,在对接收到的数据序列进行分段并行译码的基础上,进一步针对每一个分段形成的子序列,在每个时刻内对所有状态,并行计算每个时刻输出的序列片段在该时刻状态下的分支度量值,并对各子序列中在每个时刻输出的序列片段在该时刻状态下的分支度量值进行并行加比选,进而确定出各子序列的幸存路径;之后根据每个子序列的幸存路径,确定接收到的数据序列的译码结果。在本申请实施例中,在对接收到的数据序列进行维特比译码过程中,引入两次并行计算,可提高译码速率。
  • 一种列表维特比译码方法、装置、译码器和存储介质-202210066858.2
  • 匡肃奉;柏青;柳敦 - OPPO广东移动通信有限公司
  • 2022-01-20 - 2022-05-03 - H03M13/41
  • 本公开实施例提供一种列表维特比译码方法、装置、译码器和存储介质。其中,所述方法包括:根据环绕次数m和列表大小L,初始化N个列表路径度量;根据接收到的软比特数据,对N个列表路径进行前向追踪,更新k个时刻对应的k*N个列表路径度量;根据第k个时刻的所有状态进行反向追踪,得到N个初始码字;对所述N个初始码字进行咬尾校验,确定通过咬尾校验的码字为候选码字;根据所述环绕次数m,从所述候选码字中确定一个或多个码字为译码结果;其中,N=L*2M,M为咬尾卷积译码中的编码存储度;M,m,L,k为大于0的整数。本公开实施例提出的列表维特比译码方法能够有效提高译码准确性,并合理控制计算时延。
  • 一种低延时Viterbi译码方法及系统-201810537097.8
  • 陈雪松 - 佛山华芯微特科技有限公司
  • 2018-05-30 - 2022-04-29 - H03M13/41
  • 本发明公开了一种低延时Viterbi译码方法,包括:S1,分支度量计算单元计算卷积码所对应的各分支度量;S2,加比选单元将各分支度量与对应的累计度量相加以得出各当前度量,将数值较小的当前度量所对应的路径作为幸存路径,并将幸存路径所对应的当前度量作为新的累计度量;S3,幸存路径计算单元实时计算每个周期内的幸存路径,经过预设倍数的约束长度之后,所有幸存路径的最高位数据均收敛为同一个解码值,输出所述解码值并把幸存路径的剩余数据依次左移。本发明还公开了一种低延时Viterbi译码系统。采用本发明,通过实时更新幸存路径的方法,可以将延迟减少到5倍的约束长度,从而有效的减少常用的回溯方法所需的延时,提高系统的响应速度。
  • 一种基于Viterbi译码器的分段译码方法及系统-202111340111.3
  • 刘银涛;刘扬;朱辉;程健;韩绍伟 - 武汉梦芯科技有限公司
  • 2021-11-12 - 2022-03-11 - H03M13/41
  • 本发明涉及一种基于Viterbi译码器的分段译码方法及系统,所述方法包括:S1、利用预设译码长度对第一待译码数据依次进行分段并截取,得到多个第二待译码数据;S2、依次将每个所述第二待译码数据传输至Viterbi译码器,并通过所述Viterbi译码器进行译码,得到多个第一译码数据;S3、按照对所述第一待译码数据依次进行分段并截取的顺序,将多个所述第一译码数据进行拼接,得到最终译码数据。本发明通过Viterbi译码器对待译码数据进行分段译码,在不改变算法内核的同时,减少了系统的硬件存储资源以及软件资源,提升了译码的效率。
  • 一种数据存储方法、系统、存储介质及电子设备-202111341212.2
  • 刘扬;刘银涛;朱辉;程健;韩绍伟 - 武汉梦芯科技有限公司
  • 2021-11-12 - 2022-03-11 - H03M13/41
  • 本发明涉及GNSS卫星通信领域,尤其涉及一种数据存储方法、系统、存储介质及电子设备。该方法包括:步骤1,基于Viterbi算法,对软比特信息进行计算,得到每个软比特信息的分支度量,软比特信息为基带处理后的信息数据;步骤2,基于分支度量,得到幸存路径;步骤3,建立幸存路径与该幸存路径对应的当前存储地址的索引关系;步骤4,基于索引关系,将幸存路径更新至所述当前存储地址的物理位置上。该方法通过对存储地址的位置更替可以有效解决现有技术中对于运算结果分开存储导致的资源大量被占用的问题,另外,通过对物理位置的更替也可以在不影响其他位置数据的情况下将运算结果进行保存,保证了数据的完整性。
  • 可重构维特比译码系统及其译码方法-202010783685.7
  • 高丽江;王博;王奇君 - 千寻位置网络有限公司
  • 2020-08-06 - 2022-02-18 - H03M13/41
  • 本申请涉及维特比译码技术,公开了一种可重构维特比译码系统及其译码方法,在兼容不同编码参数的卷积码的译码工作的同时,提高译码效率和减小功耗。该系统包括分支度量单元、路径度量单元、幸存路径管理单元、回溯单元、位宽控制单元和最大位宽为M比特的状态存储器;状态存储器设置有N位字节使能,每位字节使能控制状态存储器的M/N比特的位宽,状态存储器根据N位字节使能可重构的确定当前读写位宽并根据当前读写位宽存储路径度量单元的输出结果和幸存路径管理单元的输出结果;位宽控制单元用于根据待译卷积码的最小读写位宽输出与其相匹配的N位字节使能到状态存储器,其中最小读写位宽根据待译卷积码的路径度量位宽和幸存路径位宽的和获得。
  • 基于维特比算法的解码电路及解码方法-202010579194.0
  • 谢志农 - 瑞昱半导体股份有限公司
  • 2020-06-23 - 2021-12-24 - H03M13/41
  • 本发明提供基于维特比算法的解码电路及解码方法。解码方法包含以下步骤:根据维特比算法解码编码数据以产生解码数据;对该解码数据进行错误更正,以得到该编码数据的数据内容;比对该解码数据及该数据内容,以产生位更正信息;根据维特比算法使用该编码数据计算多个第一分支度量,这些第一分支度量对应于该数据内容的目标位;根据该数据内容及该位更正信息调整这些第一分支度量的至少一部分,以产生多个第二分支度量;以及根据该位更正信息选择这些第一分支度量或这些第二分支度量。
  • 符号判定装置和符号判定方法-202080033537.1
  • 谷口宽树;中村政则;山本秀人;增田阳;木坂由明 - 日本电信电话株式会社
  • 2020-05-08 - 2021-12-14 - H03M13/41
  • 对从传输路导入的接收信号序列,进行利用传输路的估计反传递函数所进行的自适应均衡,生成符号序列,针对所生成的符号序列进行临时判定,在临时判定的临时判定符号和临时判定符号的附近的符号的范围内,生成示出传输路状态的多个符号序列,基于所生成的示出传输路状态的多个符号序列、以及传输路的估计传递函数,生成每个传输路状态的估计接收符号序列,计算从接收信号序列得到的符号序列和估计接收符号序列的每一个的度量,基于所计算的度量、临时判定符号、以及临时判定符号的附近的符号来选择最大似然的估计接收符号序列,进行发送符号序列的判定。
  • 灵活可配的射频硬件解码器-202011424099.X
  • 萧放;范富强;刘宇航;李倩;韩金;李晓宁;刘志刚;齐飞;介祥 - 中国科学院计算技术研究所数字经济产业研究院
  • 2020-12-08 - 2021-03-12 - H03M13/41
  • 本发明涉及一种灵活可配的射频硬件解码器。本发明的目的是提供一种适用于多种编码格式、能快速切换不同编码格式、解码速度快的灵活可配的射频硬件解码器。本发明的技术方案是:该解码器包括:滤波模块,用于根据所配置的高、低电平毛刺宽度阈值对输入信号进行滤波;计数模块,用于在时钟信号驱动下分别对经所述滤波模块滤波后信号高、低电平的持续周期进行计数,获取高、低电平计数值;比特解码模块,用于根据所配置的解码所需参数Ⅰ及从所述计数模块获取的高、低电平计数值进行比特解码,并对解码数据进行判决,得到同步头、比特0及比特1。本发明适用于工业控制领域,特别涉及无线遥控、无线报警器。
  • 基于软输出维特比译码算法SOVA的译码方法和装置-201610878471.1
  • 裴睿淋;黄勤;王加庆;孙韶辉 - 电信科学技术研究院
  • 2016-10-08 - 2020-06-19 - H03M13/41
  • 本发明公开了一种基于SOVA的译码方法和装置,解决了随着接收序列对应的信息比特的长度的增加,SOVA的复杂度也在增加的问题。方法包括:采用维特比算法,在设定的网格图中,确定接收序列对应的最大似然路径,并计算所述最大似然路径上每个状态节点的竞争路径与所述最大似然路径的度量差,所述网格图用于表征不同时刻编码器的状态变化;根据所述度量差的值,从所述最大似然路径上的状态节点中,选择K个状态节点确定为采样点,K为正整数;将所述采样点作为回溯节点,进行回溯处理,以更新所述接收序列包含的每个信息比特的对数似然比LLR值。从而在保证了系统性能的前提下,降低了译码复杂度,提高了译码速度,更易于硬件实现。
  • 一种Viterbi译码的快速搜寻路径方法-201710384176.5
  • 王一歌;吴桂龙 - 华南理工大学
  • 2017-05-26 - 2020-06-19 - H03M13/41
  • 本发明公开了一种Viterbi译码的快速搜寻路径方法,包括从状态S0出发,每次向右延伸一个分支,首先直接选择输出子组与当前时间节点接收序列相同的分支作为本段路径,若找不到与接收序列相同的分支,则保留从本状态到次状态的所有分支,然后再从所有次状态向右延伸的分支中继续搜寻输出子组与对应接收序列相同的分支,选择中可以找到输出子组与对应接收序列相同的分支,作为次段路径,接着删除之前保留的其他路径,并保留与次段译码路径相连的到达次状态的分支作为前段译码路径,如此进行搜寻路径,直到将篱笆图回归到全0状态,得到的路径即为本算法的最佳路径。
  • 删余卷积码的维特比译码方法-201710550331.6
  • 袁冰;黄瑶;刘梦雪;吴修治;王军;来新泉 - 西安电子科技大学
  • 2017-07-07 - 2020-04-07 - H03M13/41
  • 本发明公开了一种删余卷积码的维特比译码方法,主要解决为提高编码码率而删余引入大量误码从而导致无法正确译码的问题。其实现步骤为:1)设定编码码率和调整因子;2)输入待译码序列;3)按照删余模式在待译码序列中插入零数据;4)根据卷积码编码器结构画出对应网格图;5)计算待译码序列中的分支度量值;6)根据分支度量值计算累计度量值;7)设置终止条件并选取最优路径;8)回溯译码最优路径,输出译码输出序列。本发明采用对待译码序列引入调整因子,将序列改成非零序列处理,实现方法简单,运算复杂性低,有效改善了译码性能,减少了删余对译码的影响,可用于对无线通信中的数据处理。
  • 降采样译码方法和装置-201510523515.4
  • 肖强;黄勤;王祖林 - 北京航空航天大学
  • 2015-08-24 - 2019-11-08 - H03M13/41
  • 本发明涉及一种降采样译码方法,包括步骤S1:输入接收序列和/或先验信息,生成网格图,在所述网格图上搜索极大似然路径,得到所述极大似然路径的判决值,标记所述极大似然路径的竞争路径,并计算极大似然路径与竞争路径的度量差;还包括步骤S2:从极大似然路径的所有竞争路径中,选择部分竞争路径计算对数似然比得到译码结果。通过本发明提供的降采样译码方法,降低了计算复杂度,提供高质量的LLR,提高了译码效率。
  • 解码装置-201780087908.2
  • 中村隆彦 - 三菱电机株式会社
  • 2017-03-09 - 2019-10-25 - H03M13/41
  • 解码装置(1)具有解码处理部(30)和数据退避部(11),该数据退避部(11)保持被输入到解码处理部的接收数据中的、从帧的开头起第1数量的接收数据,在针对解码处理部的1帧的接收数据的输入结束后,输出所保持的接收数据,解码处理部具有:分支度量计算部(13),其计算分支度量;ACS计算部(14),其根据分支度量确定与各个状态对应的幸存路径,并且计算幸存路径的路径度量;幸存路径存储部(16),其在分别与状态对应的多个移位寄存器中存储并保持根据各幸存路径决定的值;以及输出选择部(18),其输出从幸存路径存储部的多个移位寄存器输出的值中的、与最新的路径度量中似然度最高的路径度量对应的值作为解码结果。
  • 新型衔尾卷积码用最大似然解码算法-201710687027.6
  • 韩永祥;吴庭伊;陈伯宁;星巴·瓦悉尼 - 东莞理工学院
  • 2017-08-11 - 2019-10-22 - H03M13/41
  • 本发明涉及数据处理领域,其公开了一种新型衔尾卷积码用最大似然解码算法,包括如下步骤:(A)后向环绕的网格上执行维特比算法VA;获取前一后向维特比算法VA轮次所保留的信息;(B)将优先级优先搜索算法应用于所有子网格的前向方向之中。本发明的有益效果是:采用有效早期停止标准,以减少解码复杂度;在加性白高斯噪声信道中涉及(2,1,6)衔尾卷积码的模拟在解码复杂度的最大值和方差方面都显示出超越BEAST和CMLDA的显著节省。
  • 用于FM带内同频无线电广播系统的迭代前向纠错解码-201480030938.6
  • B·W·克罗哲;P·J·皮拉 - 艾比奎蒂数字公司
  • 2014-05-01 - 2019-08-16 - H03M13/41
  • 本公开涉及用于FM带内同频无线电广播系统的迭代前向纠错解码。提供了一种用于处理数字信号的方法,包括:接收多个协议数据单元,每个协议数据单元具有包括多个控制字位的报头;以及多个音频帧,每个音频帧包括循环冗余校验码;利用迭代解码技术解码协议数据单元,其中迭代解码技术在第一次迭代之后使用软输出解码算法用于迭代;以及利用解码后的循环冗余校验码标记包含错误的音频帧。还提供了实现该方法的接收器。
  • 一种维特比译码方法及装置-201910440218.1
  • 章灵芝;曾令康;李金安;王志刚;王丹;付海旋 - 国网信息通信产业集团有限公司
  • 2019-05-24 - 2019-07-19 - H03M13/41
  • 本申请提供了一种维特比译码方法及装置,在本申请中,利用简化的欧式距离关系式,确定目标分支度量值集合,目标分支度量值集合中包括的分支度量值为部分目的状态的分支度量值,并基于目标分支度量值集合,映射出全部目的状态的分支度量值,相比于针对全部目的状态,计算分支度量值的方式,减少了运算量,可以提高电力无线专网LTE‑G230M系统的译码速度,通过提高电力无线专网LTE‑G230M系统的译码速度,来达到优化电力无线专网LTE‑G230M系统的目的,使电力无线专网LTE‑G230M系统可以支持新协议中一个TTI传输多帧的数据。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top