[发明专利]解码装置、解码方法以及记录介质无效

专利信息
申请号: 201080046858.1 申请日: 2010-10-12
公开(公告)号: CN102598515A 公开(公告)日: 2012-07-18
发明(设计)人: 田中信之;织尾正雄 申请(专利权)人: 日本电气株式会社;株式会社NTT都科摩
主分类号: H03M13/39 分类号: H03M13/39
代理公司: 北京东方亿思知识产权代理有限责任公司 11258 代理人: 宋鹤
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种减少解码结果的错误率、并且减小电路规模的解码装置。运算部基于解调数据,仅针对如下码字候选运算多个距离,所述码字候选的数量少于码字能够表示的值的数量,并且所述码字候选是具有被发送的可能性的码字的码字候选。解码部基于所运算出的所述多个距离来对所述码字进行解码。本发明能够应用于LET(长期演进)的解码装置。
搜索关键词: 解码 装置 方法 以及 记录 介质
【主权项】:
一种解码装置,其特征在于,包括:运算部,所述运算部基于解调数据,仅针对如下码字候选运算多个距离,所述码字候选的数量少于码字能够表示的值的数量,并且所述码字候选是具有被发送的可能性的码字的码字候选;以及解码部,所述解码部基于所运算出的所述多个距离来对所述码字进行解码。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本电气株式会社;株式会社NTT都科摩,未经日本电气株式会社;株式会社NTT都科摩许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201080046858.1/,转载请声明来源钻瓜专利网。

同类专利
  • 衔尾卷积码用最大似然双向优先级优先搜索算法-201710687179.6
  • 韩永祥;吴庭伊;陈伯宁;星巴·瓦悉尼 - 东莞理工学院
  • 2017-08-11 - 2019-11-12 - H03M13/39
  • 本发明涉及数据处理领域,其公开了一种衔尾卷积码用最大似然双向优先级优先搜索算法,包括如下步骤:(A)由后向路径的路径度量所引导的向后双向优先级优先搜索算法以向后的方式应用于辅助超级代码sup的网格 T;(B)由前向路径的精确路径度量所引导的向前双向优先级优先搜索算法应用到衔尾卷积码的所有网格之上。本发明的有益效果是:解码复杂度方面具有明显更小的标准差,平均解码复杂度方面显著地优于所有其他解码算法。
  • 译码方法及设备、译码器-201610665446.5
  • 王俊;李榕;张华滋;孟贤;刘小成 - 华为技术有限公司
  • 2016-08-12 - 2019-06-07 - H03M13/39
  • 本发明实施例提供一种译码方法及设备、译码器。该方法包括:接收待译码信号对应的N个LLR,根据先验LLR和/或后验LLR将K个译码比特划分为可靠比特和不可靠比特,根据N个LLR和预设规则生成M条译码路径,可靠比特的下一级路径为1条,不可靠比特的下一级路径为2条,根据M条译码路径的PM值筛选出每一级目标译码路径,得到每一级译码比特的译码结果,当有第一条译码路径的长度达到N时,对第一条译码路径中的K个译码比特进行CRC,若CRC通过,则译码成功;否则继续对下一条长度达到N的译码路径中的K个译码比特进行CRC,若对所有的长度达到N的译码路径中的K个译码比特进行CRC的结果都未通过,则译码失败。
  • 序列数据的滤波方法及装置-201910068045.5
  • 鄢贵海;卢文岩;周孝斌 - 中科驭数(北京)科技有限公司
  • 2019-01-24 - 2019-05-24 - H03M13/39
  • 本发明提供了一种序列数据的滤波方法及装置,该方法包括:接收数据序列的第一数据,并将所述第一数据存储至第一缓冲器;在存储至所述第一缓冲器的所述数据序列的数据的个数大于或等于滤波阶数的情况下,根据滑动窗口所在位置从所述第一缓冲器读取数量为所述滤波阶数的所述数据序列的数据,其中,所述滑动窗口的大小等于所述滤波阶数;根据滤波权重系数对读取的数量为所述滤波阶数的所述数据序列的数据进行滤波计算,得到包含所述第一数据的所述数据序列的数据滤波结果,其中,所述滤波权重系数中数据点的个数根据所述滤波阶数确定。通过上述方案能够提高对序列数据进行滤波处理的实时性。
  • Max‑Log‑MAP译码算法中计算复杂度最低的分段向量的高效生成方法-201510154848.4
  • 李盈;向远明;王雅 - 西安交通大学
  • 2015-04-02 - 2018-03-02 - H03M13/39
  • 本发明公开了一种Max‑Log‑MAP译码算法中计算复杂度最低的分段向量的高效生成方法,包括以下步骤1)根据Max‑Log‑MAP译码算法的最小网格图Mmin,获取所述最小网格图Mmin上各深度对应的状态向量及信息比特向量;2)根据步骤1)的最小网格图Mmin上各深度对应的状态向量及信息比特向量得到最小网格图Mmin中各段的分段向量;3)组合步骤2)得到的最小网格图Mmin中各段的分段向量,得到对于Max‑Log‑MAP译码算法计算复杂度最低的分段向量Vetsec。本发明可以高效率地生成Max‑Log‑MAP译码算法计算复杂度最低的分段向量Vetsec。
  • 一种适用于微网谐波监测的压缩感知重构方法-201410202246.7
  • 杨挺;袁博;冯瑛敏;盆海波;王洪涛;游金阔;徐明玉 - 天津大学
  • 2014-05-13 - 2017-06-09 - H03M13/39
  • 一种适用于微网谐波监测的压缩感知重构方法,包括设感知矩阵Θ=ΦΨ;进行基波滤除的初始化;进行基波滤除;滤除压缩采样值中的基波成分;对谱投影梯度法进行参数初始化;利用谱投影梯度法,以谐波分量压缩采样值yharmonic作为输入量,重构出谐波分量的稀疏向量估计值完成对微网谐波原始信号x的重构。本发明先对微网谐波压缩采样值进行基波滤除得到基波分量的稀疏向量估计值和滤除基波分量后的谐波分量压缩采样值(只含谐波分量),谐波信号重构效果得到有效提升,更适用于微网谐波监测。
  • 一种提高Turbo码MAP译码性能的方法及装置-201410092979.X
  • 陈国宏 - 浙江大学城市学院
  • 2014-03-13 - 2014-06-25 - H03M13/39
  • 本发明公开了一种提高Turbo码MAP译码性能的方法及装置。本发明能明显提高Turbo码MAP译码性能。图3给出了Turbo码译码迭代次数n为4次和8次,分别采用常规MAP译码算法和采用重编码方法时的译码性能曲线。其中,码率R=1/2,0dB<Eb/N0<2dB,帧长N=1000,采用64×64的伪随机交织。如图2所示,在相同的信噪比情况下,重编码方法取得比常规MAP译码算法更低的误比特率BER,译码性能明显提高。比如,当译码迭代次数为8次,信噪比Eb/N0=1dB时,常规MAP译码算法的误比特率BER为3.37×10-3,重编码方法误比特率BER约是常规MAP译码算法的1/2。
  • 用于重构源信号的方法和解码器-201180003043.X
  • 亚努什·克雷萨;张国强;李旻岳;W·巴斯蒂安·柯雷金 - 华为技术有限公司
  • 2011-05-23 - 2014-01-08 - H03M13/39
  • 一种用于重构通过一组至少两个描述编码(101)的源信号的方法,所述源信号具有第一概率密度,其中所述第一概率密度包含第一统计矩和第二统计矩,所述方法包含:接收(103)所述组描述的子集;基于所述描述子集以一组操作比特率中的某一操作比特率重构(105)经重构信号,所述经重构信号具有第二概率密度,其中所述第二概率密度包含第一统计矩和第二统计矩;以及处理(107)所述经重构信号以便获得经处理的经重构信号,所述经处理的经重构信号具有第三概率密度,其中所述第三概率密度包含第一统计矩和第二统计矩。
  • 基于格式结构方法的并行执行-201080026721.X
  • D·B·德鲁姆;J·P·古拉伯;J·D·加马尼;K·L·谢尔比;M·B·多尔 - 相干逻辑公司
  • 2010-06-17 - 2012-11-28 - H03M13/39
  • 一种从符号数据序列Y恢复信息的接收机系统和方法。符号数据序列Y对应于由发射机发送到信道上的符号数据序列X,符号数据序列X由发射机根据相关联的信息位产生。在接收机处,第一组两个或更多个处理器并行地操作符号数据序列Y的两个或更多个重叠子序列,其中符号数据序列Y的两个或更多个重叠子序列的每一个都对应于网格的相应部分。所述网格描述符号数据序列Y中的冗余。并行操作的动作为相关联的信息位产生软估计。软估计用于形成相关联信息位所对应的接收消息。
  • 信道自适应迭代Turbo解码器系统和方法-200980136319.4
  • Y·斯坦;H·马莱帕蒂;H·普里莫 - 美国亚德诺半导体公司
  • 2009-09-16 - 2011-08-31 - H03M13/39
  • 一种信道自适应迭代Turbo解码器系统,用于使用MAP解码器来计算所接收数据的窗口的一组分支度量,计算前向递归路径状态度量,计算反向递归路径状态度量,并且从前向递归路径状态度量和反向递归路径状态度量计算1和0的对数似然比,并且交织判决比特;并且,识别非收敛的那些MAP解码器判决比特,计算所接收的数据的一组分支度量,并且从前向和反向递归路径状态度量计算每一个非收敛判决比特的1和0的对数似然比,并且交织非收敛判决比特。
  • 运算电路-201010214650.8
  • 织尾正雄 - 恩益禧电子股份有限公司
  • 2006-12-20 - 2010-11-10 - H03M13/39
  • 一种运算电路,包括:NOR电路,用于从包含由多个比特组成的路径度量值的0个或多个高位比特的第一比特组x(6)~x(10)的所有比特中输出1比特反相逻辑OR sf;反相器,用于将第二比特组x(2)~x(5)的每个比特反相,并且输出第三比特组rs(0)~rs(3);AND电路,用于输出第四比特组ns(0)~ns(3),其包含计算sf同rs(0)~rs(3)的逻辑AND的结果;和CF输出部分,用于基于ns(0)~ns(3)输出修正因子CF。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top