[发明专利]参考缓冲电路有效

专利信息
申请号: 200910140730.0 申请日: 2009-05-13
公开(公告)号: CN101588172A 公开(公告)日: 2009-11-25
发明(设计)人: 涂维轩;康宗弘 申请(专利权)人: 联发科技股份有限公司
主分类号: H03K19/0175 分类号: H03K19/0175;H03K19/0185
代理公司: 北京万慧达知识产权代理有限公司 代理人: 葛 强;张一军
地址: 中国台湾新竹科*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种参考缓冲电路,其包含:缓冲级,用于基于高输入电压提供高跟踪电压以及基于低输入电压提供低跟踪电压;以及第一驱动级,由高跟踪电压与低跟踪电压驱动,以输出第一高输出电压与低输出电压,其中缓冲级包含:第一NMOS晶体管;第一运算放大器,具有第一输入端,第二输入端,以及输出端;第一PMOS晶体管,其漏极耦接至接地信号;以及第二运算放大器,具有第一输入端,第二输入端,以及输出端,耦接至第一PMOS晶体管的栅极;其中第一PMOS晶体管的本体绑至比第一供电电压低的第一偏压。本发明的参考缓冲电路利用顺向偏压能够在提供低供电电压时维持较大驱动能力。
搜索关键词: 参考 缓冲 电路
【主权项】:
1.一种参考缓冲电路,包含:缓冲级,用于基于高输入电压提供高跟踪电压以及基于低输入电压提供低跟踪电压;以及第一驱动级,由上述高跟踪电压与上述低跟踪电压驱动,以输出第一高输出电压与低输出电压,其中上述缓冲级包含:第一NMOS晶体管,其漏极耦接至第一供电电压;第一运算放大器,具有用于接收上述高输入电压的第一输入端,耦接至上述第一NMOS晶体管的源极的第二输入端,以及耦接至上述第一NMOS晶体管的栅极的输出端,用于输出上述高跟踪电压;第一PMOS晶体管,其漏极耦接至接地信号;以及第二运算放大器,具有用于接收上述低输入电压的第一输入端,耦接至上述第一PMOS晶体管的源极的第二输入端,以及耦接至上述第一PMOS晶体管的栅极的输出端,用于输出上述低跟踪电压;其中上述第一PMOS晶体管的本体被绑至比上述第一供电电压低的第一偏压。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910140730.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top