[发明专利]多线程分组处理体系结构有效

专利信息
申请号: 200680001671.3 申请日: 2006-01-09
公开(公告)号: CN101512482A 公开(公告)日: 2009-08-19
发明(设计)人: 威尔·伊瑟顿;厄尔·科亨;安迪·费戈哈特;唐纳德·E·斯特斯;约翰·威廉斯 申请(专利权)人: 思科技术公司
主分类号: G06F9/26 分类号: G06F9/26;G06F9/34;G06F12/00
代理公司: 北京东方亿思知识产权代理有限责任公司 代理人: 王 怡
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种网络处理器具有许多新颖的特征,包括多线程处理器阵列、多轮回处理模型和具有硬件管理的分组存储装置的全局分组存储器(GPM)。这些独特的特征允许网络处理器以高数据速率执行高接触型分组处理。网络处理器还可利用基于堆栈的高级编程语言(例如C或C++)来编码。这允许了将软件特征更迅速、更高质量地移植到网络处理器中。当额外的处理特征被添加时,处理器性能也不会严重降低。例如,通过将处理元件分派给不同的有限持续时间到达处理任务和可变持续时间主处理任务,可更智能地处理分组。再循环路径在不同的到达和主处理任务之间移动分组。其他新颖的硬件特征包括将协同处理器操作与多线程处理操作高效混合并提高了缓存亲和力的硬件体系结构。
搜索关键词: 多线程 分组 处理 体系结构
【主权项】:
1. 一种分组处理器,包括:一个或多个处理器,其运行一个或多个线程,每个线程具有关联的线程标识符并且生成虚拟地址;第一存储器映射级,其将所述虚拟地址映射到与不同资源相关联的地址值;以及与所述不同资源中的一个或多个相关联的第二存储器映射级,其将所述地址值映射到所述资源中与所述关联线程标识符相对应的物理地址区域。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于思科技术公司,未经思科技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200680001671.3/,转载请声明来源钻瓜专利网。

同类专利
  • 基于可变优先级的中断仲裁方法及其系统-201910190534.8
  • 薛源;陈博文;李旭坤 - 西安瑞思凯微电子科技有限公司
  • 2019-03-13 - 2019-06-28 - G06F9/26
  • 本发明涉及一种基于可变优先级的中断仲裁方法及其系统。该方法包括建立中断物理信息与中断逻辑信息的映射关系;根据所述映射关系对中断进行分组并仲裁各分组内中断的优先级;以及根据各分组内中断的优先级对当前中断与待上报中断进行仲裁。本发明提供的中断仲裁方法可以根据用户的实际需求完成中断优先级的排布、中断的分组以及上报,相比于现有的仲裁方法可以减少中断上报的时间,提高中断上报的效率。
  • 用于提供混合模式来访问SSD驱动器的方法和装置-201680060649.X
  • Y·R·黄 - 科内克斯实验室公司
  • 2016-10-14 - 2018-06-08 - G06F9/26
  • 公开了一种包含主机、固态驱动器(“SSD”)和能够执行混合模式非易失性存储器(“NVM”)访问的控制器的系统配置。在接收到用于访问存储在NVM中的信息的具有逻辑块地址(“LBA”)的命令时,将辅助闪存转换层(“FTL”)索引表加载到第一缓存,并且搜索第三缓存中的条目以确定与存储的FTL表相关联的有效性。当第三缓存中的条目无效时,搜索第二缓存中的FTL索引表以标识有效的FTL表条目。如果第二缓存包含无效的FTL索引表,则将新的FTL索引表从NVM加载到第二缓存。该进程随后将由FTL索引表索引的FTL表的至少一部分加载在第三缓存中。
  • 一种ROM代码补丁运行方法和系统-201710469792.0
  • 余恒昌 - 深圳芯邦科技股份有限公司
  • 2017-06-20 - 2017-11-24 - G06F9/26
  • 本发明公开了一种ROM代码补丁运行方法和系统,适用于C语言环境,包括为原始代码内的函数设置基于函数指针的接口,所述原始代码存储于ROM;从非易失性存储器读取补丁代码并将其存储于RAM;根据接口的函数指针选择读取原始代码或补丁代码并运行。该系统用于执行对应方法。本发明通过为存储于ROM的原始代码的函数预设函数指针型接口,当运行函数时,会根据函数指针的变量选择对应位置的原始代码或者补丁代码运行,能够在ROM环境下有效的导入补丁代码并使用。
  • 使用OTP储存设备的方法-200980144045.3
  • 约阿夫·约格夫;伊莱·拉斯凯 - 茵芬尼特麦默里有限公司
  • 2009-07-29 - 2011-09-28 - G06F9/26
  • 本发明提供了一种在基于DOS的具有OTP存储芯片的数据储存设备中管理数据更新的方法,OTP存储芯片包括具有第一存储容量和代码区存取分辨率的代码区与具有第二存储容量和数据区存取分辨率的数据区。第二存储容量大于第一存储容量,并且代码区存取分辨率比数据区存取分辨率好。该方法包括对于写入数据区中的用户数据中的每次变化,按时间顺序将指示FAT和根目录中的变化的日志条目写入代码区中。
  • 传播地图-200980132406.2
  • 何杉;杰弗里·A·布卢姆;邹德坤 - 汤姆森特许公司
  • 2009-08-19 - 2011-07-20 - G06F9/26
  • 一种方法,其包括:接收原始编码视频流作为一个输入,访问被划分为码片的编码数据(该码片被进一步划分为块),接收可能的改变或水印的列表作为另一输入,访问至少一个块,解码每个码片,制作完成每个码片,从列表中提取施加到至少一个块的那些改变,并且使用用于至少一个块的改变从帧间预测或帧内预测来构造传播地图。该方法还进一步包括:使用传播地图解码亮度数据,将亮度数据与保真度阈值进行比较,并且将可能的改变或水印施加到不超过保真度阈值的那些。
  • 微处理器及其相关方法-201010215126.2
  • 泰瑞·派克斯 - 威盛电子股份有限公司
  • 2010-06-25 - 2010-10-20 - G06F9/26
  • 微处理器及其相关方法。该微处理器包括第一指令转译器,转译微处理器的指令集架构的指令。上述指令可指定第一形式或第二形式,第一形式指示微处理器将其结果写入至目的寄存器,第二形式指示微处理器将其结果写入至存储器。第一指令转译器相应于遇到上述指令时,产生上述指令为第一形式或第二形式的指示。微码存储器,相应于遇到上述指令时,存储一尾部指令,作为第一指令转译器调用的微码例程的一部分。第二指令转译器,从微码存储器中接收尾部指令及上述指示,并且若上述指示指出第一形式时,回应地产生第一微运算,若上述指示指出第二形式时,回应地产生第二微运算,第一微运算是将结果写入至目的寄存器,第二微运算是将结果写入至存储器。
  • 多线程分组处理体系结构-200680001671.3
  • 威尔·伊瑟顿;厄尔·科亨;安迪·费戈哈特;唐纳德·E·斯特斯;约翰·威廉斯 - 思科技术公司
  • 2006-01-09 - 2009-08-19 - G06F9/26
  • 一种网络处理器具有许多新颖的特征,包括多线程处理器阵列、多轮回处理模型和具有硬件管理的分组存储装置的全局分组存储器(GPM)。这些独特的特征允许网络处理器以高数据速率执行高接触型分组处理。网络处理器还可利用基于堆栈的高级编程语言(例如C或C++)来编码。这允许了将软件特征更迅速、更高质量地移植到网络处理器中。当额外的处理特征被添加时,处理器性能也不会严重降低。例如,通过将处理元件分派给不同的有限持续时间到达处理任务和可变持续时间主处理任务,可更智能地处理分组。再循环路径在不同的到达和主处理任务之间移动分组。其他新颖的硬件特征包括将协同处理器操作与多线程处理操作高效混合并提高了缓存亲和力的硬件体系结构。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top