|
钻瓜专利网为您找到相关结果 15个,建议您 升级VIP下载更多相关专利
- [发明专利]时序电路-CN201810814451.7有效
-
黄铉澈;刘钟奎;金珉修
-
三星电子株式会社
-
2018-07-23
-
2023-10-20
-
H03K19/01
- 本发明提供了一种时序电路,所述时序电路包括第一门电路、第二门电路和输出电路。所述第一电路基于输入信号、输入时钟信号和第二信号生成第一信号。所述第二电路通过对所述第一信号和与所述输入时钟信号反相的反相时钟信号执行NOR运算来生成内部时钟信号,并且基于所述内部时钟信号和所述输入信号生成所述第二信号。所述输出电路基于所述第二信号生成输出信号。可以通过经由所述第一电路与所述第二电路之间的相互控制来增加负建立时间,从而提高所述时序电路和包括所述时序电路的集成电路的运行速度,所述负建立时间反映在所述输入时钟信号转变之后的所述输入信号的转变。
- 时序电路
- [发明专利]多位触发器电路-CN202310175714.5在审
-
崔源显;黄铉澈;金珉修
-
三星电子株式会社
-
2023-02-28
-
2023-10-17
-
H03K3/356
- 一种多位触发器包括第一位触发器和第二位触发器。所述第一位触发器包括:输入多路选择器,其接收第一数据位和第二数据位,并且输出所述第一数据位和所述第二数据位之一作为第三数据位;第一传输电路;第一锁存器;第二传输电路;以及第二锁存器,其输出第一输出数据位。所述第二位触发器包括:输入多路选择器,其接收第四数据位和所述第一输出数据位,并且输出所述第四数据位和所述第一输出数据位之一作为第五数据位;第一传输电路;第一锁存器;第二传输电路;以及第二锁存器,其输出第二输出数据位。所述第一输出数据位从所述第一位触发器沿着外部导线被提供给所述第二位触发器。
- 触发器电路
- [发明专利]触发器-CN201711176832.9有效
-
黄铉澈;金珉修;李大成
-
三星电子株式会社
-
2017-11-22
-
2023-05-26
-
H03K3/012
- 一种触发器包括:第一节点充电电路,被配置成以通过将输入数据反相产生的反相输入数据对第一节点进行充电;第二节点充电电路,被配置成以输入数据对第二节点进行充电;以及第一NMOS晶体管至第八NMOS晶体管。所述触发器被配置成在时钟信号的上升沿锁存所述输入数据,并输出经锁存的输入数据作为输出数据。所述触发器包括被配置成以通过将所述经锁存的输入数据反相产生的反相输入数据对第六节点进行充电。
- 触发器
- [发明专利]触发器-CN201710515662.6有效
-
黄铉澈;金雅凛;金珉修
-
三星电子株式会社
-
2017-06-29
-
2023-05-23
-
H03K3/037
- 一种触发器,使用在所述触发器内部生成的信号生成第一反馈信号。所述触发器包含第一级电路、第二级电路和第三级电路。所述第一级电路接收第一数据信号和时钟信号并且通过第一节点生成第一内部信号。所述第二级电路接收所述第一内部信号、所述时钟信号和所述第一反馈信号,并且通过第二节点生成第二内部信号。所述第三级电路在时钟信号处于第一电平时使用第二内部信号和时钟信号通过锁存第二内部信号而生成第二数据信号。所述第二级电路在时钟信号处于第二电平时基于第一反馈信号切断第二节点与电源之间的至少一个第一电流路径。所述触发器能够在根据时钟信号锁存输入数据信号时减少功率消耗。
- 触发器
- [发明专利]低功率触发器-CN202210089158.5在审
-
黄铉澈
-
三星电子株式会社
-
2022-01-25
-
2022-08-05
-
H03K3/012
- 本公开提供了一种低功率触发器,其包括第一信号生成电路至第四信号生成电路和反相器。第一信号生成电路接收时钟信号、数据输入信号和作为第四信号生成电路的输出的第一内部信号,并且生成第二内部信号。反相器接收第一内部信号并且生成反相的第一内部信号。第二信号生成电路接收第一内部信号和作为第三信号生成电路的输出的输出信号,并且生成反相输出信号。第三信号生成电路接收时钟信号和反相输出信号,并且生成输出信号。第四信号生成电路接收反相的第一内部信号、第二内部信号和时钟信号,并且生成第一内部信号。
- 功率触发器
- [发明专利]半导体电路-CN202111302130.7在审
-
黄铉澈;金珉修
-
三星电子株式会社
-
2021-11-04
-
2022-05-10
-
H03K5/01
- 一种半导体电路,可包括:第一触发器,其被配置为响应于反相输入时钟信号输出第一输入数据作为第一输出信号;第二触发器,其被配置为响应于输入时钟信号输出第二输入数据作为第二输出信号;无毛刺电路,其被配置为接收反相输入时钟信号、输入时钟信号、第一输出信号和第二输出信号,并且基于反相输入时钟信号、输入时钟信号、第一输出信号和第二输出信号确定节点的电压电平;以及反相器,其被配置为输出通过将由无毛刺电路确定的节点的电压电平反相而获得的输出时钟信号。无毛刺电路不包括具有连接到节点的栅极的晶体管。
- 半导体电路
- [发明专利]半导体电路-CN201610797754.3有效
-
黄铉澈;金珉修
-
三星电子株式会社
-
2016-08-31
-
2021-09-28
-
H03K19/0175
- 一种半导体电路包括第一电路和第二电路。第一电路被配置为基于输入数据的电压电平、在第一节点处的电压电平的反相值、时钟信号的电压电平以及在第二节点处的电压电平来生成在第一节点处的电压电平;并且第二电路被配置为基于输入数据的电压电平、在第二节点处的电压电平的反相值、时钟信号的电压电平以及在第一节点处的电压电平的反相值来生成的在第二节点处的电压电平。当时钟信号处于第一电平时,第一节点和第二节点具有不同的逻辑电平。当时钟信号处于第二电平时,第一节点和第二节点具有相同的逻辑电平。
- 半导体电路
- [发明专利]半导体电路-CN201710294806.X有效
-
金雅凛;金珉修;金正熙;黄铉澈
-
三星电子株式会社
-
2017-04-28
-
2021-03-12
-
H03K3/012
- 一种半导体电路包括第一电路、第二电路、第三电路和第四电路。第一电路基于时钟信号的电压电平、使能信号的电压电平或扫描使能信号的电压电平来确定第一节点的值。第二电路基于第一节点和时钟信号的电压电平确定第二节点的值。第三电路基于第二节点的电压电平确定第三节点的值。第四电路基于第二节点和时钟信号的电压电平确定第四节点的值。第三电路包括第一晶体管和第二晶体管,其彼此串联连接并且被选通到第二节点的电压电平以确定第三节点的值。第四电路包括第三晶体管,其被选通到时钟信号的电压电平以电连接第三节点和第四节点。
- 半导体电路
|