专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果6个,建议您升级VIP下载更多相关专利
  • [发明专利]半导体产品的制造工艺-CN97126486.4无效
  • 坂口清文;米原隆夫;阿闭忠司 - 佳能株式会社
  • 1997-11-14 - 2003-03-26 - H01L21/00
  • 一种制造半导体产品的方法,包括以下步骤制造包括硅衬底的第一衬底,其上具有多孔硅层和设置于所述多孔硅层上的无孔半导体层;键合所述第一衬底和第二衬底,形成具有所述无孔半导体层设置于其中的多层结构;使所述多层结构的所述第一和第二衬底沿所述多孔硅层彼此分离;及去掉残留于所述分离的第二衬底上的多孔硅层,其特征在于,所述分离步骤包括加热所述多层结构。
  • 半导体产品制造工艺
  • [发明专利]绝缘体上的硅衬底的制造方法-CN96123922.0无效
  • 阿闭忠司 - 佳能株式会社
  • 1996-12-12 - 2002-09-04 - H01L21/20
  • 常规SOI衬底制造方法使用湿法刻蚀除去多孔单晶硅区,难于高真空中控制SOI衬底的浓度,会降低产生率。这里的方法包括在有至少具有多孔单晶硅区的单晶硅衬底上的多孔单晶硅区表面上形成无孔单晶硅区;借助于绝缘区将支撑衬底键合到所述无孔单晶硅区的表面上;以及除去所述多孔单晶硅区,其中除去多孔单晶硅区的步骤包括进行干法刻蚀的步骤,在此步骤中,多孔单晶硅区的刻蚀速率大于无孔单晶硅区的刻蚀速率。
  • 绝缘体衬底制造方法
  • [发明专利]绝缘体上的硅(SOI)衬底的制造工艺-CN96121530.5无效
  • 阿闭忠司 - 佳能株式会社
  • 1996-12-12 - 2001-12-26 - H01L21/20
  • 一种SOI衬底的制造工艺有效地除去在多孔硅区上的非多孔硅区,并解决了玻璃衬底刻蚀时不可避免的问题和需要较厚的多孔硅区的问题。该工艺包括使单晶硅衬底的表面层成为多孔以形成多孔单晶硅区;在多孔单晶硅区的表面上形成第二非多孔单晶硅区;将支撑衬底通过绝缘区键合到第二非多孔单晶硅区的表面;除去第一非多孔单晶硅区;以及除去多孔单晶硅区,其中除去第一非多孔单晶硅区包括进行干法刻蚀的步骤,在该干法刻蚀中非多孔单晶硅区的刻蚀速率大于多孔单晶硅区的刻蚀速率。$#!
  • 绝缘体soi衬底制造工艺

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top