专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果34个,建议您升级VIP下载更多相关专利
  • [发明专利]一种脉冲信号接收机中数字自动增益控制实现方法-CN202210073248.5有效
  • 李南松;陈润 - 深圳市纽瑞芯科技有限公司
  • 2022-01-21 - 2023-08-18 - H04W52/52
  • 本发明提出一种脉冲信号接收机中数字自动增益控制实现方法,属于UWB通信定位领域。该方法首先根据选取的信号模式确定自动增益控制AGC的参数,在每个调整周期,按照设定的采样频率对包含脉冲的一段信号采样后计算对应模值,并相应更新最大脉冲幅度;通过判定,分别计算没有采样溢出时的增益变化量和有采样溢出时的增益变化修正量,将两者分贝求和得到最终增益调整量,以实现可变增益放大器的自动增益控制。本发明解决了脉冲信号接收机中数字AGC所面临的信号功率检测不准确和反应慢跟踪速度慢的问题。此外,由于本发明降低了运算量,在实际应用中带来功耗低和成本低的好处。
  • 一种脉冲信号接收机数字自动增益控制实现方法
  • [发明专利]一种游标型环形时间数字转换器的延时差测量方法-CN202110262103.5有效
  • 李弦;陈振骐 - 深圳市纽瑞芯科技有限公司
  • 2021-03-10 - 2023-08-04 - H03K19/0185
  • 本发明涉及一种游标型环形时间数字转换器的延时差测量方法,属于时间数字转换器电路技术领域,该方法包括:对两边沿输入信号进行领先滞后判定,首先开启环形慢延时链,环形慢延时链的其中一位输出SDx被计数圈数;之后开启环形快延时链,环形快延时链的其中一位输出FDx被计数;边沿FDx(k)通过D触发器抓取节点边沿SDx(k)的电压状态Qx(k);数据读取模块依次循环抓取各节点数据Qx(k),当Qn(k)不等于Q1(1)时,得到游标残余量(ts‑tf)*n*NFlap+(ts‑tf)*Ddec+(1‑Q1(1))*0.5n*ts;输出STOP信号关断两个环形延时链,圈数计数模块保持此刻的圈数信息NSlap和NFlap;最终延时差结果表达式为:Delta=ts*n*NSlap+(ts‑tf)*n*NFlap+(ts‑tf)*Ddec+(1‑Q1(1))*0.5n*ts。本发明可以在付出较小的成本和功耗代价的前提下,将游标型环形TDC的传统转换速度提高一倍。
  • 一种游标环形时间数字转换器延时测量方法
  • [发明专利]一种阻抗匹配频率可调的宽带接收机电路-CN202010146300.6有效
  • 陈润;陈振骐;陈勇刚 - 深圳市纽瑞芯科技有限公司
  • 2020-03-05 - 2023-07-04 - H03F1/26
  • 本发明涉及一种阻抗匹配频率可调的宽带接收机电路,属于射频集成电路领域。本发明包括低噪声跨导放大器,两个无源混频器,正交跨阻放大器I路和Q路,反馈电阻,两个双刀双掷开关,四个可变电阻;射频输入信号与低噪声跨导放大器的输入端连接,同时通过反馈电阻与第二无源混频器的输入端连接;低噪声跨导放大器的输出端连接第一无源混频器的信号输入端;两个无源混频器的时钟输入端均连接四相非交叠时钟信号,第一无源混频器的信号输出端分别连接I路与Q路的差分输入端;I路和Q路的差分输出信号端连接第二无源混频器的四相输入端;四个可变电阻通过两个双刀双掷开关跨接在I路和Q路的输入端和输出端;本发明适用于零中频和低中频接收机方案。
  • 一种阻抗匹配频率可调宽带接收机电路
  • [发明专利]一种用于流水线逐次逼近型ADC的残差放大器电路-CN202011521568.X有效
  • 陈润;郭啸峰;陈振骐 - 深圳市纽瑞芯科技有限公司
  • 2020-12-21 - 2023-06-16 - H03F3/45
  • 本发明提出一种用于流水线逐次逼近型ADC的残差放大器电路,属于数模转换器ADC电路结构设计领域。该放大器包括:三个反相器,三个单刀单掷开关和一个阻值为R的电阻;其中,输入信号连接第一反相器输入端,该信号同时通过第一单刀单掷开关连接第三反相器输出端;第三反相器输入端与输出端直接连接,第三反相器的电源端通过第三单刀单掷开关连接电源;第一反相器输出端分别连接输出信号和第二反相器输出端;第一反相器的电源端通过第二单刀单掷开关连接电源;第二反相器输入端通过电阻连接第二反相器输出端。本发明电路结构简单,功耗低,可提高残差放大器的增益精度,又可克服因电源电压、工艺角以及温度变化产生的增益变化。
  • 一种用于流水线逐次逼近adc放大器电路
  • [发明专利]一种无死区的高速时钟相位检测电路-CN201911159181.1有效
  • 郭啸峰;陈润;陈振琪;陈勇刚;于鹏 - 深圳市纽瑞芯科技有限公司
  • 2019-11-22 - 2023-05-05 - H03L7/085
  • 本发明涉及一种无死区的高速时钟相位检测电路,属于集成电路设计中的相位检测电路技术领域。本发明的电路包括核心电路及外围电路,核心电路包括产生负相位差DN输出信号的上半部分电路,产生正相位差UP输出信号的下半部分电路;该上半部分电路由两个NMOS晶体管M1,M2,一个PMOS开关管M3和一个微小电容C1组成,该下半部分电路由3个NMOS晶体管M4,M5,M7,1个PMOS开关管M6,和一个微小电容C2组成;外围电路用于产生参考时钟的反相信号和反相延时信号。本发明具有无死区,响应速度快且更适用于高速时钟相位检测的优点,同时保留了经典结构对输入时钟占空比无特殊要求的优点。
  • 一种死区高速时钟相位检测电路
  • [发明专利]一种基于查表数模转换器的超宽带基带脉冲发生器-CN202111422590.3有效
  • 肖玉忠;陈振骐 - 深圳市纽瑞芯科技有限公司
  • 2021-11-26 - 2023-05-05 - G06F1/03
  • 本发明涉及一种基于查表数模转换器的超宽带基带脉冲发生器,属于超宽带无线通信和定位系统的收发机电路设计技术领域。本发明包括一个查找表模块,用于存储对应脉冲序列幅值的数字码,所述数字码是对理想基带脉冲信号进行截取、采样、量化处理得到的数字脉冲,由所述数字脉冲的所有叠加方式组合得到对应的数值数字码;利用查找表寻址输出数据的方式得到任何脉冲序列的数字基带数据,所述数字基带数据输出为并行的多组多比特信号。本发明避免了高速数字基带逻辑运算时序上的压力;可同时支持高、低脉冲速率;保证工艺变化时的一致性;更适用于不同场合;并以最大程度提高带宽利用率。
  • 一种基于数模转换器宽带基带脉冲发生器
  • [发明专利]一种利用开关电容校准片上RC时间常数的电路和方法-CN201911237566.5有效
  • 陈勇刚;肖玉忠 - 深圳市纽瑞芯科技有限公司
  • 2019-12-06 - 2023-05-05 - H03H7/06
  • 本发明涉及一种利用开关电容校准片上RC时间常数的电路和方法,属于模拟电路校准领域;该电路包括RC滤波器片上电阻、可变电容;以及电流镜,比较器,逻辑控制单元,偏置电阻和开关电容电路;其中,电流镜的三个PMOS管分别与偏置电阻、片上电阻和开关电容电路的一端相连,电流镜的三个PMOS管的漏极均与电压相连,片上电阻与比较器的正输入端相连,开关电容电路与比较器的负输入端相连,比较器的输出端与逻辑控制单元相连;该逻辑单元输出可变电容控制码,电容控制码连接到待校准的可变电容;偏置电阻、片上电阻和开关电容电路的另一端均接地;本发明可排除寄生参数的对校准精度的影响,最大限度地提高校准精度,且校准目标可灵活改变。
  • 一种利用开关电容校准rc时间常数电路方法
  • [发明专利]一种逐次逼近二维游标型时间数字转换器电路及实现方法-CN202010079748.0有效
  • 李弦 - 深圳市纽瑞芯科技有限公司
  • 2020-02-04 - 2023-05-05 - H03M1/38
  • 本发明涉及一种逐次逼近二维游标型时间数字转换器电路及实现方法,属于时间数字转换器电路技术领域。电路包括:y个快延时单元和x个慢延时单元,y个快延时开关,x个慢延时开关,一个仲裁器,一个逐次逼近逻辑电路;其特征在于,还包括权重映射逻辑表生成电路;其中,在每轮比较中逐次逼近逻辑电路通过查找权重映射逻辑表,只开启一组快延时开关和慢延时开关;所述权重映射逻辑表记录了各权重与之对应的慢延时单元开关序号和快延时单元开关序号。本发明增加了“权重映射逻辑表”,使得逐次逼近逻辑能够用于二维游标型时间数字转换器,相比于逐次逼近一维游标型时间数字转换器的优势是进一步减少了延时单元的数量。
  • 一种逐次逼近二维游标时间数字转换器电路实现方法
  • [发明专利]一种三态型量化的逐次逼近方法和逐次逼近模数转换电路-CN202110382997.1有效
  • 郭啸峰;陈振骐;陈润;陈勇刚 - 深圳市纽瑞芯科技有限公司
  • 2021-04-09 - 2023-04-28 - H03M1/46
  • 本发明涉及一种三态型量化的逐次逼近方法和逐次逼近模数转换电路,属于集成电路的ADC电路领域,该方法包括对任意的0到1之间的模拟输入信号第一次逐次逼近时,和量化线1/2做比较:若该信号大于1/2+1/2N+1区间,则记第一次逐次逼近状态一,若该信号小于1/2‑1/2N+1区间,则记第一次逐次逼近状态二,转下步骤;以此类推到第N次逐次逼近,若某次逐次逼近比较过程中信号在区间1/2±1/2N+1内,为状态三,则逼近结束,信号的所在的区间已经找到。该电路由一个脉冲型时钟发生器,一个无锁存器的比较器,作为驱动器的第一和第二反相器,N组差分脉冲正反馈锁存器结构的逻辑电路以及对应N组DAC电容所组成。该方法比较的精度要求更低因此比较的时间更短,且分硬件开销极少。
  • 一种三态量化逐次逼近方法转换电路
  • [发明专利]嵌入UWB定位基站的电视装置及UWB定位基站位置标定方法-CN202110420711.4有效
  • 陈振骐;李南松;肖家幸;张海昆 - 深圳市纽瑞芯科技有限公司
  • 2021-04-19 - 2023-03-21 - H04N5/64
  • 本发明涉及嵌入UWB定位基站的电视装置及UWB定位基站位置标定方法,属于家电产品设计技术领域。该装置包括主要由显示屏、机壳、电路板及扬声器组成的电视机,其特征在于,还包括:四个UWB定位基站;所述机壳与显示屏固定构成箱体,电路板固定在该箱体内部,显示屏和扬声器与电路板电路相连;四个定位基站固定在电视机箱体的四个顶角处。该方法首先得到各定位基站与电视装置中心点的相对位置坐标,通过测绘获得在该室内电视装置中心点的坐标值,将电视装置中心点的坐标值代入到各定位基站与电视装置中心点的相对位置坐标中,得到四个UWB定位基站在该室内对应的坐标值。本发明简化了UWB定位基站选点和测绘的工作量,提高UWB定位基站位置标定效率。
  • 嵌入uwb定位基站电视装置位置标定方法
  • [发明专利]一种流水线逐次逼近型模数转换器的前端自校准方法-CN202110224290.8有效
  • 郭啸峰;陈润;陈振骐;陈勇刚 - 深圳市纽瑞芯科技有限公司
  • 2021-03-01 - 2023-03-21 - H03M1/10
  • 本发明涉及一种流水线逐次逼近型模数转换器的前端自校准方法,属于模数转换器电路技术领域。该方法首先利用流水线SAR ADC的固有电路,通过关闭下极板信号采样开关时钟得到确定的模拟输入,再通过使能和关闭第N级流水线SAR ADC的末位转换时钟得到两种情况的数字输出,以此得到两个相同模拟输入不同数字输出形成一个等式,实现第N级和第N‑1级的级间增益误差的检测,再从低位开始依次改变第N‑1级和第N级的参考电压比值,调整第N级和第N‑1级的级间增益,通过级间增益误差和余量放大器增益误差导致的级间增益误差互相抵消,完成级间增益误差的校准。本发明不依赖外部输入校准信号,无数字检测电路和数字校准电路能实现高精度的级间增益误差系数校准的优点。
  • 一种流水线逐次逼近型模数转换器前端校准方法
  • [发明专利]一种六相的正负电压电荷泵-CN202211266612.6在审
  • 周绍林;蔺举;陈振骐;陈润;李斌;吴朝晖 - 华南理工大学;深圳市纽瑞芯科技有限公司
  • 2022-10-17 - 2023-01-31 - H02M3/07
  • 本发明公开了一种六相的正负电压电荷泵,涉及新一代信息技术,针对现有技术中馈通及电荷倒灌现象提出本方案。通过六相时钟信号的控制,在充放电转换期间将第一电容C1、第二电容C2和低压端LOW、高压端HIGH两个端口完全隔断,解决电流馈通效应。第一时钟信号CLK1、第二时钟信号CLK2在翻转期间,第一PMOS管P1、第二PMOS管P2、第一NMOS管N1、第二NMOS管N2管全部关闭,不存在电荷倒灌现象。优点在于,提高了电荷泵效率、避免了无效的能量损耗、简化了相位产生信号的电路设计、减小了芯片面积。还可以得到(n+1)VDD的正电压或得到‑nVDD的负电压。
  • 一种正负电压电荷

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top