专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果8个,建议您升级VIP下载更多相关专利
  • [发明专利]一种基于簇电路的p_flash型可编程逻辑器件-CN202111553395.4在审
  • 单悦尔;曹正州;蒋婷;祝洁;江燕;王澧 - 无锡中微亿芯有限公司
  • 2021-12-17 - 2022-04-12 - H03K19/17724
  • 本发明公开了一种基于簇电路的p_flash型可编程逻辑器件,涉及可编程逻辑器件领域,该可编程逻辑器件包括内核电源管理电路、字线电路、位线电路、衬底电位电路和若干个簇电路;每个簇电路包括可编程布线开关矩阵、逻辑单元电路和下拉网络电路;下拉网络电路连接各个开关单元的信号输入端;内核电源管理电路获取编程信号并连接所有簇电路中的逻辑单元电路提供内核电源;各部分电路配合工作以进行擦除和编程等操作,改变信号到逻辑单元电路的连接关系,从而实现用户需要的逻辑功能,用非挥发性的p_flash实现簇电路进而构成整个可编程逻辑器件,具有掉电信息不丢失、上电快速启动和单粒子免疫的特点,满足空间环境和地面辐射环境的应用。
  • 一种基于电路p_flash可编程逻辑器件
  • [发明专利]一种嵌入式可配置FIFO存储器-CN201710513157.8有效
  • 杨超;王澧;胡凯 - 无锡中微亿芯有限公司
  • 2017-06-29 - 2022-03-22 - G06F5/14
  • 本发明涉及一种嵌入式可配置FIFO存储器,包括:双端口存储器,连接数据和地址端口;读指针和写指针,连接到所述双端口存储器的地址端口,作为FIFO存储器的地址;加法器,用于几乎空偏移量和读指针的相加,以及几乎满偏移量和写指针的相加;读地址计数器和写地址计数器,分别连接到读指针和写指针,且所述读地址计数器和写地址计数器可变位宽;二进制到格雷码,对读写地址进行格雷码转换;延迟寄存器,对格雷码转换后的读写地址延迟一拍;比较器,比较格雷码地址或延迟一拍的格雷码地址,产生7个比较结果;几乎空逻辑、空逻辑、满逻辑和几乎满逻辑根据所述7个比较结果,分别生成几乎空标志、空标志、满标志和几乎满标志。
  • 一种嵌入式配置fifo存储器
  • [发明专利]一种可配位宽的嵌入式存储器-CN201710489315.0有效
  • 杨超;王澧;刘俊池;胡凯 - 中国电子科技集团公司第五十八研究所
  • 2017-06-24 - 2020-04-10 - G11C5/02
  • 本发明涉及一种集成电路存储系统,更具体来说是一种可配置位宽的嵌入式存储器。包括,第一存储阵列、第二存储阵列、第三存储阵列和第四存储阵列,分别与四个存储阵列连接的读写接口模块,与读写接口模块连接的位宽多路选择器,与位宽多路选择器连接的输入和输出模块,以及四个读写控制和译码模块,本发明结构将存储阵列划分为四块,减小了单块存储阵列的字线、位线长度,有利于提高大容量嵌入式存储器的读写速度,同时支持更加灵活的位宽配置,也不会过多增加产品的硬件开销,从而不会影响存储器的性能。
  • 一种可配位宽嵌入式存储器
  • [发明专利]一种多核DSP芯片的多层AMBA总线架构-CN201210570212.4无效
  • 王澧;胡焰胜;于麦口;李天阳 - 中国电子科技集团公司第五十八研究所
  • 2012-12-25 - 2013-03-20 - G06F13/40
  • 本发明提供了一种多核DSP芯片的多层AMBA总线架构,包括多个DSP核、一条高速AHB程序总线、一条高速AHB数据总线、一条低速AHB数据总线、一条APB外围总线;多个DSP核都分别与高速AHB数据总线和高速AHB程序总线相连,高速AHB数据总线和高速AHB程序总线之间通过桥接器进行连通;低速AHB数据总线通过桥和高速AHB数据总线相连,还通过桥和高速AHB程序总线相连;低速AHB数据总线通过APB桥连接APB外围总线。本发明的优点是:在互联总线中引入哈佛结构,提高了总线的数据吞吐量,提升系统性能。引入分层的数据总线,将高速设备与低速设备分离于高速时钟域和低速时钟域,有效降低系统功耗。
  • 一种多核dsp芯片多层amba总线架构

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top