|
钻瓜专利网为您找到相关结果 212个,建议您 升级VIP下载更多相关专利
- [发明专利]编码器和译码器-CN98803426.3无效
-
A·迪尤普斯约巴卡;P·埃勒维;M·莫克塔里
-
艾利森电话股份有限公司
-
1998-01-15
-
2004-06-16
-
H04L25/06
- 本发明涉及使用分组码对串行数据分别编码和解码。优选通过一个逻辑电路将N位组方式的输入数据,即所谓的字(O)的一个串行位流编码成为2N位组方式的串行输出数据,即所谓的代码字(KO),具体方式为在代码字(KO)中的2N位中的N位包括N位输入数据,不变的或者反相的,在代码字(KO)中的剩余位被如下确定:在统计上,代码字(KO)将大致包括一样多的0和1,因此每个代码字(KO)对于每个字(O)将是唯一的,并且因此在其中一个代码字(KO)即使在位流移位处理中保持唯一。解码另外包括在一个类似的逻辑电路中编码,并且以一个预定方式将进入的代码字和在逻辑电路中的被编码的代码字比较。
- 编码器译码器
- [发明专利]减少接收机中DC偏移的装置-CN01813787.3无效
-
纳迪姆·赫拉特;弗朗索瓦·多雷尔
-
摩托罗拉公司
-
2001-07-16
-
2003-10-01
-
H04L25/06
- 本发明公开了在转换系统的信号通路中减少DC偏移的装置,其包括:前端电路,提供具有DC偏移的输入信号;连接到所述前端电路的放大器系统,其接收和放大所述输入信号;多比特∑-δ调制器,其从放大器系统接收输入信号,并提供第一位数字转换;连接到所述∑-δ调制器的DC调整电路,其从∑-δ调制器接收第一比特数字转换,并提供一操作以减少DC偏移;连接到数字DC调整电路的数字-模拟转换器,其将代表DC偏移校正的模拟信号提供给放大器系统的输入端,其中数字DC偏移调整电路和DAC形成反馈通路,其起始于多比特∑-δ调制器的第一位到放大器的输入端。
- 减少接收机dc偏移装置
- [发明专利]带有直流偏移补偿的均衡-CN00812429.9无效
-
B·林多夫
-
艾利森电话股份有限公司
-
2000-06-27
-
2003-07-30
-
H04L25/06
- 从信道接收的射频信号是通过估计该信道、生成已被引入到射频信号的DC偏移的初始估值、和估计DC偏移的初始估值的方差,从而被均衡的。信道估值、DC偏移的初始估值、和估计的方差然后被使用来确定由射频信号代表的最可能的符号。已被引入到射频信号中的DC偏移的初始估值可以从接收信号的训练序列部分和参考训练序列信号未确定。例如,最小平方技术可被使用来生成DC偏移以及信道估值和DC偏移的初始估值的方差。在均衡器段中,当判决由射频信号代表的最可能的符号时,要考虑DC偏移和方差值。
- 带有直流偏移补偿均衡
- [发明专利]基带数据限幅方法和设备-CN01808486.9无效
-
贾森·R·安德森
-
记忆链公司
-
2001-03-14
-
2003-06-25
-
H04L25/06
- DC耦合数据限幅器(903)根据可变阈值(921)对基带信号进行操作和AC耦合数据限幅器(905)根据固定阈值(909)对基带信号进行操作。可变阈值最初被设置成与可变阈值以前使用过的值相对应的存储阈值。确定DC耦合限幅数据与AC耦合限幅数据之间的差值,将这个差值用于调整可变阈值。在一个实施例中,AC耦合数据限幅器(905)的特征在于稳定时间常数。在最好设置成稳定时间常数数倍的预定延迟截止之前,不调整可变阈值。在预定延迟截止之后,对可变阈值加以调整,以便纠正DC耦合数据限幅器输出的期望忙闲度的任何检测变化。这样,本发明就克服了源自现有技术中固有的稳定时间的各种问题。
- 基带数据限幅方法设备
- [发明专利]用于连接VLSICMOS电路的高速信号传输-CN99805155.1有效
-
尤·H·埃加茨
-
杰佐公司
-
1999-03-08
-
2001-05-30
-
H04L25/06
- 本发明的一个系统使用小偏移差动源同步电压和定时参考信号(SSVTR和/SSVTR)以便比较在同一时间从用于高频信号传输的相同集成电路所产生的相同转换速率的单端信号。每次SSVTR和/SSVTR信号触发,该有效信号被正在发送的集成电路所驱动。每个信号接收机包括二个比较器,一个用于将该信号与SSVTR比较,而另一个将该信号与/SSVTR比较。通过任意地使用具有SSVTR和/SSVTR的XOR逻辑,一个当前的信号二进制值确定哪个比较器被耦合到该接收机的输出端。在该接收机中被耦合的比较器将检测在信号二进制值中是否发生变化直到SSVTR和/SSVTR已改变它们的二进制值。如果该信号转移,那么相同的比较器被耦合。如果没有发生转移,该比较器就被去耦。该系统在第一总线上可以使用第一组振荡参考信号以便在控制信息中的转移,而使用第二组振荡参考信号以便检测在数据信息中的转移。
- 用于连接vlsicmos电路高速信号传输
- [发明专利]超高速时间跳频CDMA-RF的改进-CN97182016.3无效
-
T·W·贝瑞特
-
贝瑞特控股公司
-
1997-03-07
-
2000-03-29
-
H04L25/06
- 一种时间频率领域(60)内的超短脉冲时间跳频码分多址(CDMA)和时分多址(TDMA)RF、IR和光通信系统(20,30)包括发射机(20),该发射机包括用于产生毫微微秒到毫秒的范围内的短持续时间脉冲/分组的短持续时间脉冲/分组发生器(40)以及用于控制此发生器(40)的控制器(14)、连到控制器(14)的代码,用于改变脉冲/分组(100)的帧(90)中每个短脉冲/分组在超高速时间跳频码分和时分多址模式的正交超帧(200)中的时间位置、用于控制此定时的精确振荡器时钟(10)以及用于把情报转换成脉冲/分组位置调制模式的编码调制解调器;以及天线/放大器系统(70)。带有构成通过天线系统(70)发射的超高速脉冲/分组的时序的临时编码的正交码。
- 超高速时间cdmarf改进
|