[发明专利]一种具有存储单元物理保护机制的SOC芯片及方法有效
申请号: | 201611126388.5 | 申请日: | 2016-12-09 |
公开(公告)号: | CN108229196B | 公开(公告)日: | 2021-09-07 |
发明(设计)人: | 王健;杨灿华 | 申请(专利权)人: | 上海新微技术研发中心有限公司 |
主分类号: | G06F21/62 | 分类号: | G06F21/62;G06F21/79 |
代理公司: | 上海光华专利事务所(普通合伙) 31219 | 代理人: | 刘星 |
地址: | 201800 上海市嘉定*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 具有 存储 单元 物理 保护 机制 soc 芯片 方法 | ||
1.一种具有存储单元物理保护机制的SOC芯片,其特征在于,包括:
第一存储单元,用于存储由芯片生产提供者负责维护的敏感系统数据;
第二存储单元,用于存储由用户负责维护的用户数据和程序;
微处理器,用于访问所述第一存储单元或第二存储单元;
访问控制单元,连接于所述微处理器与所述第一存储单元、第二存储单元之间,用于完成所述微处理器访问所述第一存储单元、第二存储单元的时序控制;
地址译码单元,连接于所述微处理器与所述访问控制单元之间,用于完成从所述微处理器的地址到所述第一存储单元、第二存储单元的物理地址的地址译码;
保护单元,连接于所述微处理器及所述地址译码单元之间,用于打开或关闭所述第一存储单元的访问通道以及非法访问的界定,所述保护单元包括第一锁存器、第二锁存器、比较器、反相器及与门;其中:
所述第一锁存器的输入端与所述微处理器连接;所述第二锁存器的输入端与所述地址译码单元连接,用于接收非法访问信号;
所述比较器的第一个输入端用于输入特征序列值;所述比较器的第二个输入端与所述第一锁存器的输出端连接;所述比较器的输出端与所述反相器的输入端连接;
所述与门的第一个输入端与所述反相器的输出端连接;所述与门的第二个输入端与所述第二锁存器的输出端连接;所述与门的输出端与所述微处理器连接,用于产生中断信号给所述微处理器。
2.根据权利要求1所述的具有存储单元物理保护机制的SOC芯片,其特征在于:所述保护单元被设置为当所述第一存储单元发生非法访问后,产生一个非法访问的中断给所述微处理器。
3.根据权利要求2所述的具有存储单元物理保护机制的SOC芯片,其特征在于:所述微处理器被设置为当接收到所述中断后,停止访问所述第一存储单元。
4.根据权利要求2所述的具有存储单元物理保护机制的SOC芯片,其特征在于:所述微处理器被设置为当接收到所述中断后,将所述芯片复位。
5.根据权利要求1所述的具有存储单元物理保护机制的SOC芯片,其特征在于:所述保护单元为只写寄存器,只能写一次,之后硬件不可访问。
6.根据权利要求1所述的具有存储单元物理保护机制的SOC芯片,其特征在于:所述特征序列值及所述微处理器输入至所述第一锁存器的信息量均为32比特。
7.根据权利要求1所述的具有存储单元物理保护机制的SOC芯片,其特征在于:所述第一存储单元及第二存储单元均为非易失性存储器。
8.根据权利要求1所述的具有存储单元物理保护机制的SOC芯片,其特征在于:所述敏感系统数据包括启动装载(bootloader)、用户密钥、系统存储空间配置信息、校准值及芯片唯一标识码中的一种或多种。
9.一种存储单元物理保护机制的方法,其特征在于,应用于如权利要求1-8任意一项所述的具有存储单元物理保护机制的SOC芯片,所述方法包括:
芯片上电且完成复位操作后,所述保护单元的默认值为0,所述第一存储单元和第二存储单元都可以通过所述微处理器的地址空间进行访问;
程式从所述第一存储单元开始执行,进行必要的系统配置;
在配置完成后,对所述保护单元写入特征序列值;特征序列值写入后,所述第一存储单元在所述微处理器的地址空间上不可见,在物理上不可访问,除非芯片复位;
如果所述微处理器访问所述第一存储单元的地址空间就会发生非法访问,所述保护单元产生一个中断给所述微处理器;
所述微处理器收到非法访问的中断后,停止访问所述第一存储单元,或判断为非法程式将芯片复位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海新微技术研发中心有限公司,未经上海新微技术研发中心有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611126388.5/1.html,转载请声明来源钻瓜专利网。