[发明专利]利用锁存器实现跨时钟域信号传输的系统有效
申请号: | 201611116237.1 | 申请日: | 2016-12-07 |
公开(公告)号: | CN108170616B | 公开(公告)日: | 2020-03-31 |
发明(设计)人: | 赵金薇;丁世勇;潘向昱;陈惠威;黄高中 | 申请(专利权)人: | 上海复旦微电子集团股份有限公司 |
主分类号: | G06F13/20 | 分类号: | G06F13/20 |
代理公司: | 上海信好专利代理事务所(普通合伙) 31249 | 代理人: | 潘朱慧 |
地址: | 200433 上海市杨*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 利用 锁存器 实现 时钟 信号 传输 系统 | ||
1.一种利用锁存器实现跨时钟域信号传输的系统,其特征在于,
所述系统设有使用第一时钟域时钟aclk的锁存器,向所述锁存器输入待传输的信号den使该锁存器置位,该锁存器输出的信号den_latch连接至一个三位寄存器den_pipe [2:0],由寄存器第1位den_pipe [1]输出的信号作为锁存器的清零信号,输入至锁存器使其复位;
所述锁存器包含置位复位锁存模块,所述置位复位锁存模块具有置位端lat_set_b,复位端lat_rst_b,输出端q,时钟信号输入端CK;其中,第一时钟域时钟aclk输入至时钟信号输入端CK;所述输出端q作为锁存器的输出端来输出信号den_latch;
所述锁存器,包含:低电平有效复位的第一输入端rst1_b,其输入为下降沿触发的信号cfg_reset_b;高电平有效置位的第二输入端set2,其输入为信号den;高电平有效复位的第三输入端rst3,其输入为清零信号;
所述第一输入端rst1_b与第二输入端set2的信号按位进行与计算后取反的结果输入所述置位端lat_set_b,该置位端lat_set_b处信号为低电平时,在输出端q得到1;
所述第三输入端rst3处信号与取反的第二输入端set2处信号按位进行与计算后的数值,再与所述第一输入端rst1_b处信号取反的数值按位进行或计算,将或计算所得结果取反后输入所述复位端lat_rst_b,该复位端lat_rst_b处信号为低电平时,在输出端q得到0。
2.如权利要求1所述的系统,其特征在于,
所述第一输入端rst1_b、第二输入端set2分别连接至第一与门的输入端口,第一与门的输出端口经过第一非门连接至所述置位复位锁存模块的置位端lat_set_b。
3.如权利要求1所述的系统,其特征在于,
所述第一输入端rst1_b通过第二非门连接至第一或门的一个输入端口,第一或门的另一个输入端口与第二与门的输出端口连接,第二输入端set2通过第三非门连接至该第二与门的一个输入端口,第三输入端rst3与第二与门的另一个输入端口连接;所述第一或门的输出端口通过第四非门连接至所述置位复位锁存模块的复位端lat_rst_b。
4.如权利要求1所述的系统,其特征在于,
所述寄存器第1位den_pipe [1]处输出的信号dre_aclk通过第五非门连接第三与门的一个输入端口,寄存器第0位den_pipe [0]处输出的信号连接第三与门的另一个输入端口,在该第三与门的输出端口得到与第二时钟域时钟相应的信号drdy_aclk。
5.如权利要求1所述的系统,其特征在于,
所述第一输入端rst1_b输入的信号cfg_reset_b为低电平时 ,寄存器以三位二进制数000赋值,否则将锁存器的输出信号den_latch与寄存器第2位及第1位的数值den_pipe [2:1]拼接后进行寄存。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海复旦微电子集团股份有限公司,未经上海复旦微电子集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611116237.1/1.html,转载请声明来源钻瓜专利网。