[发明专利]一种实现迭代算法的FPGA并行计算电路自动生成方法有效

专利信息
申请号: 201310303368.0 申请日: 2013-07-18
公开(公告)号: CN103440359A 公开(公告)日: 2013-12-11
发明(设计)人: 徐勇;庞波;曾连连;陶利民 申请(专利权)人: 北京空间飞行器总体设计部
主分类号: G06F17/50 分类号: G06F17/50
代理公司: 中国航天科技专利中心 11009 代理人: 安丽
地址: 100094 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 实现 算法 fpga 并行 计算 电路 自动 生成 方法
【权利要求书】:

1.一种实现迭代算法的FPGA并行计算电路自动生成方法,其特征在于步骤如下:

(1)用串行计算电路实现所述迭代算法;

(2)针对所述串行计算电路,提取该电路时序逻辑中的寄存器及组合逻辑,将提取出的寄存器作为存储部分M,组合逻辑作为计算部分f()和h();

(3)将所述迭代算法的串行计算电路表示为迭代函数及输出函数的形式;

(4)将所述串行计算电路中需要多个时钟执行的计算全部压缩到1个时钟内执行,得到并行计算迭代式;

(5)使用FPGA的设计语言描述所述并行计算迭代式;

(6)根据步骤(5)中描述出的并行计算迭代式生成FPGA并行计算电路。

2.根据权利要求1所述的一种实现迭代算法的FPGA并行计算电路自动生成方法,其特征在于:

所述步骤(3)中迭代算法的串行计算电路表示为迭代函数及输出函数的形式具体为:Mn+1=f(Mn,Dn,α),(αΛ)Yn=h(Mn,Dn,β),(βΛ),]]>其中,Mn表示n时刻的存储部分,Dn表示n时刻的输入数据,f(,,α)表示存储部分的更新函数,Yn为n时刻输出数据,h(,,β)表示输出函数;α和β均表示任一参数。

3.根据权利要求1所述的一种实现迭代算法的FPGA并行计算电路自动生成方法,其特征在于:所述并行计算迭代式具体为:

Mn+k=f(f(f(....f(Mn,Dn,α)....,Dn+k-3,α),Dn+k-2,α),Dn+k-1,α),(αΛ)Yn=h(Mn,Dn,β),(βΛ)Yn+1=h(f(Mn,Dn,α),Dn+1,β),(βΛ)···Yn+k-1=h(f(f(....f(,Dn,α)....,Dn+k-3,α),Dn+k-2,α),Dn+k-1,β),(βΛ)]]>

其中,k为并行计算电路的并行度且k为正整数。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京空间飞行器总体设计部,未经北京空间飞行器总体设计部许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310303368.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top