[发明专利]方法和布置有效
申请号: | 201310036621.0 | 申请日: | 2013-01-24 |
公开(公告)号: | CN103227638A | 公开(公告)日: | 2013-07-31 |
发明(设计)人: | A·菲里斯;I·A·宇尔兹 | 申请(专利权)人: | 意法半导体(格勒诺布尔2)公司;意法半导体(R&D)有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;张宁 |
地址: | 法国格*** | 国省代码: | 法国;FR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 方法 布置 | ||
1.一种布置,包括:
第一时钟源;
第二时钟源;以及
电路系统,配置成向电路供应时钟信号,所述电路系统被配置成将所述时钟信号从一个频率改变成另一不同频率,从而在从所述一个频率改变成所述另一不同时钟频率时不供应时钟信号。
2.根据权利要求1所述的布置,其中所述第二时钟源被配置成提供第一频率时钟信号和第二频率时钟信号。
3.根据权利要求2所述的布置,其中所述电路系统被配置成通过停止向所述电路供应所述第一时钟信号、向所述电路提供来自所述第一时钟源的时钟信号、停止供应来自所述第一时钟源的所述时钟信号并且提供所述第二频率时钟信号来将从所述第一频率时钟信号供应的所述时钟信号改变成所述第二频率时钟信号。
4.根据权利要求1至3中的任一权利要求所述的布置,其中所述第二时钟源包括锁相环。
5.根据权利要求3和4所述的布置,其中所述第二时钟源被配置成在向所述电路供应来自所述第一时钟源的所述时钟信号时达到锁定。
6.根据任一前述权利要求所述的布置,包括配置成提供可控延迟的延迟锁定环电路系统,所述延迟锁定环电路系统被配置成在所述电路使用所述第一时钟时被重新配置。
7.根据权利要求6所述的布置,其中所述延迟锁定环电路系统包括选择性地控制时钟信号经过的可编程延迟。
8.根据任一前述权利要求所述的布置,其中所述电路系统被配置成将在由所述第一时钟源和所述第二时钟源之一确定的所述一个频率的时钟信号改变成在由所述第一时钟源和所述第二时钟源中的另一时钟源确定的所述另一频率的时钟信号。
9.根据任一前述权利要求所述的布置,其中所述第一时钟源包括振荡器。
10.根据任一前述权利要求所述的布置,其中所述电路包括用于发送数据的电路。
11.根据权利要求10所述的布置,其中所述用于发送数据的电路包括用于数据的相应位的多个位分片和用于待与所述数据一起发送的时钟的至少一个位分片,所述位分片基本上相同。
12.根据任一前述权利要求所述的布置,其中所述电路包括具有多个抽头的延迟链,其中一个或者多个抽头的所述选择被配置成确定其中未供应所述时钟的时段和其中改变所述时钟的频率的时段中的至少一个时段。
13.根据任一前述权利要求所述的布置,其中所述电路系统包括配置成接收时钟信号和使能信号并且具有输出的门控电路系统,所述门控电路系统被配置成在输出上提供所述时钟信号。
14.根据权利要求13所述的布置,其中所述使能信号依赖于所述延迟链的输出。
15.根据任一前述权利要求所述的布置,其中所述电路被配置成在不供应时钟信号时保持数据,从而在重新施加所述时钟信号时提供所述数据。
16.根据权利要求1至14中的任一权利要求所述的布置,其中所述电路被配置成在不供应时钟信号时接收重置信号,所述电路被配置成在不供应时钟信号时被重置。
17.一种裸片,包括根据任一前述权利要求所述的布置。
18.一种第二裸片与根据权利要求17所述的第一裸片的组合。
19.根据权利要求18所述的组合,其中所述第一裸片包括处理器,并且所述第二裸片包括配置成存储用于所述处理器的引导数据的存储器。
20.根据权利要求19所述的组合,其中所述第一裸片被配置成在引导操作期间以依赖于所述第一时钟电路的时钟频率而定的时钟频率与所述第二裸片通信。
21.一种集成电路,包括根据权利要求1至16中的任一权利要求所述的布置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体(格勒诺布尔2)公司;意法半导体(R&D)有限公司,未经意法半导体(格勒诺布尔2)公司;意法半导体(R&D)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310036621.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于减少LLR缓冲区的方法和系统
- 下一篇:超声波马达和镜头驱动设备