[发明专利]基于串行外围设备接口总线的数据传输方法和系统有效
申请号: | 201210347580.2 | 申请日: | 2012-09-18 |
公开(公告)号: | CN103678209B | 公开(公告)日: | 2017-03-15 |
发明(设计)人: | 焉逢运 | 申请(专利权)人: | 格科微电子(上海)有限公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38 |
代理公司: | 北京戈程知识产权代理有限公司11314 | 代理人: | 程伟,孙向民 |
地址: | 201203 上海市*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 串行 外围设备 接口 总线 数据传输 方法 系统 | ||
1.一种基于串行外围设备接口(SPI)总线的数据传输方法,该方法在主机(M)与从机(S)之间双向串行传输数据,其中所述主机(M)提供传输时钟(SCK),其特征在于,该方法包括:
当由所述主机(M)向所述从机(S)传输数据时,所述主机(M)利用所述传输时钟(SCK)的前半周期和后半周期交替选通所述主机(M)的输出数据并通过第一数据线(MOSI)发送至所述从机(S);以及
当由所述从机(S)向所述主机(M)传输数据时,所述从机(S)接收由所述主机(M)提供的所述传输时钟(SCK),并利用所述传输时钟(SCK)的前半周期和后半周期交替选通所述从机(S)的输出数据并通过第二数据线(MISO)发送至所述主机(M)。
2.根据权利要求1所述的数据传输方法,其特征在于,当由所述主机(M)向所述从机(S)传输数据时,所述从机(S)判断所述传输时钟(SCK)的前半周期或后半周期是否到来,若是,则将从机的输入寄存器的数据更新为第一数据线(MOSI)上的当前数据,若否,则保持从机的输入寄存器的数据。
3.根据权利要求2所述的数据传输方法,其特征在于,判断所述传输时钟(SCK)的前半周期或后半周期是否到来包括:判断所述传输时钟(SCK)的当前采样电平是否与前次采样电平相同,如果相同,则将第一数据线(MOSI)上的当前数据锁存到从机(S)的输入寄存器;如果不相同,则将从机(S)的输入寄存器的数据移出,并将第一数据线(MOSI)上的当前数据锁存到从机(S)的输入寄存器。
4.根据权利要求1所述的数据传输方法,其特征在于,当由所述主机(M)向所述从机(S)传输数据时,所述传输时钟(SCK)的前半周期和后半周期分别选通所述主机(M)中的输出寄存器的多位数据中的两路输出数据;以及
当由所述从机(S)向所述主机(M)传输数据时,所述传输时钟(SCK)的前半周期和后半周期分别选通所述从机(S)的输出寄存器的多位数据中的两路输出数据。
5.根据权利要求1-4中任意一项所述的数据传输方法,其特征在于,所述传输时钟(SCK)通过其上升沿和下降沿,或者其高电平和低电平交替选通所述主机或所述从机的输出数据。
6.一种基于串行外围设备接(SPI)总线的数据传输系统,该系统在主机(M)与从机(S)之间双向串行传输数据,其特征在于,该系统包括:
主机(M);该主机(M)提供传输时钟(SCK);
从机(S);
第一数据线(MOSI),将所述主机(M)发送的数据传送至所述从机(S);
第二数据线(MISO),将所述从机(S)发送的数据传送至所述主机(M);
时钟传输线(SCKL),将所述主机(M)提供的所述传输时钟(SCK)传输至所述从机(S);其中
当由所述主机(M)向所述从机(S)传输数据时,所述主机(M)利用所述传输时钟(SCK)的前半周期和后半周期交替选通所述主机(M)的输出数据并通过所述第一数据线(MOSI)发送至所述从机(S);
当由所述从机(S)向所述主机(M)传输数据时,所述从机(S)接收由所述主机(M)提供的所述传输时钟(SCK),并利用所述传输时钟(SCK)的前半周期和后半周期交替选通所述从机(S)的输出数据并通过所述第二数据线(MISO)发送至所述主机(M)。
7.根据权利要求6所述的系统,其特征在于,所述主机(M)还包括第一选通器(MUX1),该第一选通器(MUX1)的两个输入端分别接收所述主机的两路输出数据,该第一选通器的输出端连接所述第一数据线(MOSI);
其中,当由所述主机(M)向所述从机(S)传输数据时,所述传输时钟(SCK)的前半周期和后半周期交替选通所述第一选通器(MUX1)的两个输入端的数据至所述第一选通器的输出端。
8.根据权利要求6所述的数据传输系统,其特征在于,所述从机(S)还包括第二选通器(MUX2),该第二选通器(MUX2)的两个输入端分别接收所述从机(S)的两路输出数据,该第二选通器的输出端连接所述第二数据线(MISO);
其中,当由所述从机(S)向所述主机(M)传输数据时,所述传输时钟(SCK)的前半周期和后半周期交替选通所述第二选通器(MUX2)的两个输入端的数据至所述第二选通器的输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于格科微电子(上海)有限公司,未经格科微电子(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210347580.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种新型跑车自行车
- 下一篇:一种基于PXI总线的通用开放式集成测试装置