专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果390345个,建议您升级VIP下载更多相关专利
  • [发明专利]一种PTP时钟单播组播混合时钟系统及时钟同步方法-CN201110026974.3有效
  • 赵洪广 - 中兴通讯股份有限公司
  • 2011-01-25 - 2012-07-25 - H04L7/00
  • 本发明公开了一种PTP时钟单播组播混合时钟系统及时钟同步方法。该混合时钟系统包括本地时钟模块,多个PTP端口,全局数据集模块。所述多个PTP端口中包括一个单播端口和多个组播端口;单播端口及多个组播端口组成边界时钟,若全局数据集模块中为所述单播端口配置了单播外部通信时钟列表,单播端口从外部通信时钟列表中获取该单播端口的最优时钟信号;或者在未配置单播外部通信时钟列表时,单播端口作为主时钟被动响应从外部接收的信号请求消息,向下一级时钟系统传递时钟信号;单播端口和多个组播端口根据最优主时钟算法计算出最优主时钟,按照算法分配各端口状态。本发明支持组播与单播对接,同时解决了单播的边界时钟传递问题。
  • 一种ptp时钟单播组播混合系统同步方法
  • [发明专利]一种多端口同步以太网设备的时钟同步方法及系统-CN200810126117.9有效
  • 刘一远 - 中兴通讯股份有限公司
  • 2008-06-26 - 2008-10-29 - H04L7/033
  • 本发明公开了一种多端口同步以太网设备的时钟同步方法,包括:根据各个端口恢复出的时钟确定出从端口和主端口,用从端口时钟来同步板的实时时钟(RTC)时钟后,用板的RTC时钟来同步板上各个主端口时钟;根据各个板的RTC时钟确定出从板和主板,用从板的时钟来同步设备RTC时钟,并将设备RTC时钟下发给板;板根据设备RTC时钟来同步板RTC时钟,然后用同步后板的RTC时钟来同步板上各个端口时钟;本发明同时公开了一种多端口同步以太网设备的时钟同步系统,包括:端口时钟恢复单元、板级CPU、板级时钟管理单元、设备级CPU、设备级时钟管理单元。利用本发明,能够实现多端口同步以太网的全设备时钟同步。
  • 一种多端同步以太网设备时钟方法系统
  • [发明专利]可编程逻辑芯片时钟网络资源的测试方法-CN202110425046.8有效
  • 王方园;谭江;蒋义冠;许明亮 - 深圳市紫光同创电子有限公司
  • 2021-04-20 - 2022-09-13 - G06F11/22
  • 本发明提供了一种可编程逻辑芯片时钟网络资源的测试方法,包括:配置专用时钟输入端口为普通输入输出端口;接收自所述普通输入输出端口输入的时钟信号;配置所述时钟信号的传输路径并连接至时钟网络;其中,所述传输路径包括依次传递所述时钟信号的所述普通输入输出端口、可编程互连线、专用时钟端口的输出逻辑、I O BANK、专用时钟端口的输出逻辑、所述时钟网络。本发明的测试方法,通过配置专用时钟输入端口为普通输入输出端口,接收自所述普通输入输出端口输入的时钟信号并连接至时钟网络;从而可以只使用一个输入输出端口作为时钟的输入端口同时可以遍历到所有的专用时钟输入端口,减少测试激励所使用输入输出端口的数量,提高覆盖率。
  • 可编程逻辑芯片时钟网络资源测试方法
  • [发明专利]聚合链路时钟控制方法及系统-CN201710414080.9在审
  • 郭文佳 - 中兴通讯股份有限公司
  • 2017-06-05 - 2018-12-11 - H04J3/06
  • 本发明公开了一种聚合链路时钟控制方法及系统。该方法包括步骤:第一网元和第二网元分别添加第一时钟端口、第二时钟端口;第一网元和第二网元分别配置至少一个第三时钟端口、至少一个第四时钟端口,其中,至少一个第三时钟端口的参数与第一时钟端口的参数相同,且至少一个第三时钟端口与第一时钟端口均在第一聚合链路组,至少一个第四时钟端口的参数与第二时钟端口的参数相同,且至少一个第四时钟端口与第二时钟端口均在第二聚合链路组;第一聚合链路组上的时钟端口和第二聚合链路上的时钟端口进行相同消息报文的交互。各时钟端口的参数相同,且相同聚合链路组内的时钟端口统一进行消息报文的收发,避免了网元间的时钟互锁。
  • 时钟端口网元聚合链路组聚合链路时钟控制消息报文聚合链互锁收发配置统一
  • [发明专利]一种多重化网络中时钟同步的方法、设备和系统-CN200710107047.8有效
  • 褚健;冯冬芹;金建祥;刘世龙;陈健 - 中控科技集团有限公司;浙江大学
  • 2007-05-17 - 2007-10-10 - H04L7/00
  • 本发明公开了一种多重化网络中时钟同步的方法、设备和系统。本发明涉及工业通信技术领域。本发明的方法包括,当多重化网络中的设备判断出其端口所在总线上没有主时钟时,所述总线上的各个设备通过所述端口的优先级确定出唯一主时钟端口;所述总线上的从时钟端口通过所述主时钟端口进行时钟同步。本发明的方法、设备和系统,实现多重化网络中的时钟冗余,各个总线上都存在唯一的主时钟端口,各个设备通过从时钟端口与总线上的主时钟端口进行同步,设置各个设备的端口优先级,通过优先级比较,将优先级最高的端口设定为主时钟端口,如果某条总线上的主时钟端口出现故障,总线上各个端口重新竞争出主时钟端口,从而有效地保证网络的时钟同步。
  • 一种多重网络时钟同步方法设备系统
  • [发明专利]环网中时钟同步的实现方法-CN200710171010.1无效
  • 张庆军;包伟华 - 上海自动化仪表股份有限公司
  • 2007-11-27 - 2008-04-30 - H04J3/06
  • 本发明涉及一种环网中时钟同步的实现方法,由于环网中的设备实现的是边界时钟,其端口可能存在主时钟、从时钟和被动时钟三种状态,处于主时钟状态的端口是其通信路径上时钟的基准,与之连接的端口需要与其同步;处于从时钟状态的端口需要与其通信路径上的主时钟进行同步;处于被动时钟状态的端口忽略其端口上的时钟同步信息,各个端口在其所在的通信路径上进行主时钟竞争,竞争后产生主时钟、从时钟和被动时钟三种状态,以此实现环形网络的拓扑结构下设备的时钟同步。
  • 环网中时钟同步实现方法
  • [发明专利]一种同步网络恢复方法及装置-CN201510772247.X有效
  • 韩柳燕;胡新天 - 中国移动通信集团公司
  • 2015-11-12 - 2020-06-23 - H04L7/00
  • 本发明提供一种同步网络恢复方法及装置,所述方法包括:检测主用时钟端口和备用时钟端口时钟信号,当主用时钟端口和备用时钟端口时钟信号均出现异常时,获取一备用端口;获得所述备用端口时钟源是否处于正常状态的检测结果;当所述备用端口时钟源处于正常状态时,将所述备用端口配置为用于时钟源恢复的时钟恢复端口。本发明实施例可以避免多点故障引起的成片网络时钟失步问题,通过启动和撤销时钟恢复端口,防止可能引入的定时环问题,保证了网络可靠性,通过备用端口的质量检查机制,避免了启动不必要的配置,最大限度的简化了网络配置
  • 一种同步网络恢复方法装置
  • [发明专利]芯片、神经网络处理器及芯片的制造方法-CN202210113940.6在审
  • 郭飞亚 - OPPO广东移动通信有限公司
  • 2022-02-07 - 2022-05-24 - G06F1/12
  • 该芯片包括:控制模块,包括输入端口、输出端口时钟网络,输入端口用于接收第一时钟信号,时钟网络用于将第一时钟信号传输至输出端口;同步模块,包括寄存器,寄存器的时钟端口与输出端口连接,第一时钟信号通过输出端口传输至寄存器的时钟端口,以便同步模块根据第一时钟信号进行时钟同步;其中,时钟网络包括第一公共路径,第一公共路径的第一端与输入端口连接,第一公共路径的第二端直达输出端口。当第一时钟信号进入控制模块后,通过第一公共路径直达控制模块的输出端口,从而减小第一时钟信号的时钟延时,降低第一时钟信号在控制模块中的时钟延时之间的差值。
  • 芯片神经网络处理器制造方法
  • [实用新型]一种提供时钟同步的装置-CN201620624997.2有效
  • -
  • 2016-06-22 - 2017-01-04 - H04J3/06
  • 本实用新型涉及一种提供时钟同步的装置。该装置包括时钟提供芯片和用于接收所述时钟信号的时钟接收模块,其中,所述芯片包括时钟输出端口和模数转换端口,所述时钟接收模块包括时钟输入端口。所述芯片的模数转换端口连接至所述时钟接收模块的时钟输入端口;以及将所述芯片配置为将从时钟源产生的第一时钟信号经模数过程转换为第二时钟信号,并将所述第二时钟信号从所述芯片的模数转换端口输出以向所述时钟接收模块提供所述第二时钟信号根据本实用新型的实施例,可以通过模数转换端口来向时钟接收模块提供同步时钟信号,能够增加时钟信号的驱动能力,并且设计简单。
  • 一种提供时钟同步装置
  • [发明专利]一种时钟同步方法及设备-CN201610900242.5有效
  • 史小菊;朱爱丽 - 瑞斯康达科技发展股份有限公司
  • 2016-10-14 - 2018-09-28 - H04J3/06
  • 本发明公开了一种时钟同步方法及设备,用以解决现有通信网络中时钟状态单一的问题,为单步时钟和双步时钟的混合时钟同步提供可能性。方法为:设备确定第一PTP端口时钟步数配置信息以及时钟状态;若确定第一PTP端口时钟状态为主时钟,根据第一PTP端口时钟步数配置信息,在事件报文中携带时间戳信息后通过第一PTP端口发送给与第一PTP端口对接的下游设备的第二PTP端口;若确定第一PTP端口时钟状态为从时钟或只做从时钟,根据第一PTP端口时钟步数配置信息,通过第一PTP端口从对接的上游设备的第三PTP端口交互事件报文,从交互的事件报文中获取时间戳信息,根据获取的时间戳信息与上游设备进行时钟同步。
  • 一种时钟同步方法设备
  • [发明专利]端口存储器件及其控制方法-CN200710008099.X无效
  • 金润哲 - 三星电子株式会社
  • 2007-02-09 - 2007-09-05 - G11C7/10
  • 公开了一种向端口提供不同频率的多端口存储器件。所述多端口存储器件,包括:存储核芯、时钟产生器和多个端口时钟产生器基于外部时钟信号产生内部时钟信号;每一个端口均包括本地时钟产生器,所述本地时钟产生器基于内部时钟信号产生具有预定频率的本地时钟信号,并且响应于本地时钟信号对存储核芯进行存取。所述多端口存储器件能够在不增加用于接收时钟信号的管脚的数目的情况下产生用于端口的各种频率。
  • 多端存储器件及其控制方法
  • [发明专利]基于无缝冗余环网的提高时钟精度的方法及节点-CN201210320749.5有效
  • 黄剑超;马化一 - 北京东土科技股份有限公司
  • 2012-08-31 - 2012-12-19 - H04L7/00
  • 本发明涉及基于无缝冗余环网的提高时钟精度的方法及节点,所述无缝冗余环网中的节点接收到相邻的节点或主时钟发送的同步时钟信息之后,确定接收到的同步时钟信息在本节点内的驻留时长,所述驻留时长为同步时钟信息从输入到入端口的时间点到输出到出端口的时间点之间的时间长度;根据确定出的驻留时长,修正接收到的所述同步时钟信息;若所述出端口为环端口,则通过该环端口将修正后的同步时钟信息转发给相邻的节点;若所述出端口为外接端口,则通过该外接端口将修正后的同步时钟信息转发给从时钟,以使从时钟根据同步时钟信息进行时钟同步。本发明技术方案解决了主从时钟的同步误差较大的问题。
  • 基于无缝冗余提高时钟精度方法节点

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top