专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果6975288个,建议您升级VIP下载更多相关专利
  • [发明专利]半导体存储器件及其操作方法-CN200710147922.5无效
  • 金敬勋 - 海力士半导体有限公司
  • 2007-08-24 - 2008-04-02 - G11C7/22
  • 本发明提供一种半导体存储器件,该半导体存储器件包括第一时钟输入单元,其用于基于在系统时钟信号与反相系统时钟信号的相交处的信号来产生第一时钟信号;第二输入单元,其用于基于在系统时钟信号与基准信号的相交处的信号来产生第二时钟信号;第三输入单元,其用于基于在反相系统时钟信号与基准信号的相交处的信号来产生第三时钟信号;延迟单元,其用于通过响应于延迟控制信号而使第一时钟信号延迟来产生延迟时钟信号;及时钟延迟控制单元,其用于响应于第二时钟信号与延迟时钟信号之间的相位差或第三时钟信号与延迟时钟信号之间的相位差来产生延迟控制信号
  • 半导体存储器件及其操作方法
  • [实用新型]开关变换器及其控制-CN201420859680.8有效
  • 李磊 - 成都芯源系统有限公司
  • 2014-12-30 - 2015-04-08 - H02M1/14
  • 公开了包括主晶体管的开关变换器及其控制器。该控制器包括时钟产生电路和控制电路。时钟产生电路产生决定主晶体管开关频率的时钟信号控制电路耦接至时钟产生电路,根据时钟信号和代表开关变换器输出信号的反馈信号产生控制信号控制主晶体管。时钟产生电路还耦接至控制电路以接收控制信号,并根据控制信号判断主晶体管的导通时间是否小于时间阈值。若主晶体管的导通时间小于时间阈值,则时钟产生电路改变时钟信号的频率以将主晶体管的导通时间调节至等于时间阈值。
  • 开关变换器及其控制器
  • [发明专利]用于降低动态功率的时钟门控电路-CN201280075856.4有效
  • 蔡燕飞;J·李;Q·戴 - 高通股份有限公司
  • 2012-09-19 - 2018-11-13 - H03K3/00
  • 公开了可以减小与时钟分配网络相关联的非必要功耗的时钟门控电路。对于一些实施例而言,该时钟门控电路包括锁存器控制电路、存储锁存器以及逻辑门。该控制电路具有接收输入时钟信号时钟使能信号时钟门控控制信号的输入,并且具有生成锁存器使能信号的输出端子。该锁存器具有响应于时钟使能信号的数据端子、响应于锁存器使能信号的锁存器使能端子、以及生成时钟门控控制信号的输出。该逻辑门具有接收输入时钟信号时钟门控控制信号的输入,并且具有生成输出时钟信号的输出端子。该时钟门控电路可以通过将锁存器使能信号维持在恒定逻辑状态,藉此凭借防止内部逻辑门在输入时钟信号被门控之时动态切换逻辑状态来减小动态功耗的方式,来减小启用状态期间的功耗。
  • 用于降低动态功率时钟门控电路
  • [发明专利]时序电路和时序电路控制方法-CN202010260049.6在审
  • 杨炳君;崔浩 - 龙芯中科技术股份有限公司
  • 2020-04-03 - 2021-10-12 - G01R31/28
  • 本申请实施例提供一种时序电路和时序电路控制方法,时序电路包括时序子电路和时钟控制模块,其时序子电路具有功能信号输入端和测试信号输入端,使得该时序电路可以接收功能信号和测试信号,因此该时序电路具有可测试性并且,时序子电路还包括功能时钟信号输入端和测试时钟信号输入端,以使时钟控制模块分别通过时钟信号输入端和测试时钟信号输入端输入功能时钟信号和测试时钟信号。因此,通过功能时钟信号和测试时钟信号控制时序电路工作在功能模式或测试模式,从而实现对功能信号和测试信号输入的选择,提高了信号从时序电路输入端到输出端的传播速度,进而提高了时序电路的性能。
  • 时序电路控制方法
  • [发明专利]触发单元的设计方法-CN202210107336.2有效
  • 宋卫权;陈向东 - 杭州士兰微电子股份有限公司
  • 2022-01-28 - 2022-12-20 - G06F30/33
  • 该设计方法包括:在数字电路中分析时钟控制信号信号延迟;根据时钟控制信号信号延迟,在多个不同类型的时钟门控电路中选择时钟门控电路;以及将至少一个边沿触发器和选择的时钟门控电路组合成触发单元,其中,多个不同类型的时钟门控电路根据时钟控制信号启用或屏蔽第一时钟信号以产生第二时钟信号,边沿触发器在第二时钟信号的边沿传输数据。该触发单元的设计方法根据时钟控制信号的延迟条件,从多个不同类型的时钟门控电路选择时钟门控电路,不仅可以消除时钟门控电路产生的时钟信号的毛刺,而且可以减少时钟门控电路的逻辑元件数量和降低时钟门控电路的功耗
  • 触发单元设计方法
  • [发明专利]一种频率倍增电路-CN201210443820.9无效
  • 陶云彬 - 华为技术有限公司
  • 2012-11-08 - 2013-02-20 - H03B19/00
  • 本发明实施例公开了一种频率倍增电路,包括:延时模块接收输入时钟信号和反馈控制模块输出的延时控制电压,根据所述延时控制电压对输入时钟信号进行延时处理,输出延时时钟信号;逻辑运算模块对输入时钟信号和延时时钟信号进行逻辑异或或同或运算,得到频率倍增时钟信号输出至反馈控制模块;基准电压产生模块生成一与电源电压成正比的基准电压,输出至反馈控制模块;反馈控制模块将频率倍增时钟信号的平均电压和基准电压的差值放大,得到延时控制电压输出至延时模块采用本发明实施例,能够以较低的功耗、较小的面积实现时钟信号的频率倍增,且能够精确控制其输出时钟信号的占空比。
  • 一种频率倍增电路
  • [发明专利]一种时钟分频切换电路及时钟芯片-CN201310612092.4有效
  • 齐凡;谢韶波 - 深圳市芯海科技有限公司
  • 2013-11-26 - 2016-11-09 - H03K17/22
  • 本发明适用于集成电路领域,提供了一种时钟分频切换电路及时钟芯片,所述电路接收时钟源和选择信号,包括:至少一时钟分频单元,用于对时钟源进行分频,输出基于时钟源的多个时钟分频信号;切换控制单元,用于将时钟源作为时钟,在选择信号跳变时输出复位信号,以控制时钟分频单元复位,实现多个时钟分频信号同步,并对选择信号进行延迟处理,在复位信号停止输出后输出选择延迟信号;选择单元,用于根据选择延迟信号对同步后的时钟分频信号进行切换本发明通过切换控制单元在收到切换命令时,对时钟分频单元复位,并在时钟分频信号同步后,进行切换,避免由于产生毛刺导致系统失效或误操作,增强了系统稳定度。
  • 一种时钟分频切换电路芯片
  • [发明专利]门控时钟控制系统及其测试方法、控制芯片-CN202110725541.0在审
  • 肖斌 - 展讯通信(上海)有限公司
  • 2021-06-29 - 2021-10-01 - G06F1/04
  • 本申请提供一种门控时钟控制系统及其测试方法、控制芯片,该门控时钟控制系统包括:多个门控时钟模块,门控时钟模块包括:门控时钟单元、第一控制电路和第二控制电路;门控时钟单元包括:扫描使能信号端、使能信号端、时钟脉冲信号输入端和时钟脉冲信号输出端;其中,第一控制电路与门控时钟单元连接,第二控制电路与门控时钟单元连接,第一控制电路和第二控制电路用于控制导通或断开门控时钟单元。在上述门控时钟控制系统中,多个门控时钟单元采用级联的形式连接,能够极大的降低门控时钟路径上的动态消耗。此外,门控时钟控制系统出现故障时,可以使用较少的测试用例,简单快速的定位到故障。
  • 门控时钟控制系统及其测试方法控制芯片
  • [发明专利]一种基于使能时钟树的时钟产生系统-CN201711080367.9在审
  • 季冬冬 - 郑州云海信息技术有限公司
  • 2017-11-06 - 2018-02-23 - G06F1/08
  • 本发明涉及一种基于使能时钟树的时钟产生系统,其特征在于,包括时钟树组件和时钟源,所述时钟树组件包括若干时钟树模块;时钟源,用于产生基准时钟信号时钟源与每个时钟树模块连接;每个时钟树模块连接有一个时钟控制装置;时钟控制装置,用于产生使能信号和产生时钟的计数信号;每个时钟树模块采用独立的使能信号和独立的计数器进行控制。使能时钟通过CPLD/FPGA同步设计,有效地避免了时钟偏移问题,同时降低复杂度和提高可靠性。每个时钟通过独立的程序块进行设计,每个时钟采用独立的使能信号与独立的计数器进行控制,这样降低时钟树模块各个生成时钟的耦合,增加了时钟的可靠性与扩展能力,提高了时钟信号质量。
  • 一种基于时钟产生系统

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top