专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果2543264个,建议您升级VIP下载更多相关专利
  • [发明专利]锁相状态检测电路和锁相电路-CN202010467776.X在审
  • 彭振宇;韩智毅 - 广东华芯微特集成电路有限公司
  • 2020-05-28 - 2020-08-21 - H03L7/08
  • 本发明涉及一种锁相状态检测电路和锁相电路,锁相状态检测电路包括:状态监测电路,用于监测锁相的反馈时钟和参考时钟的相位差,在相位差恒定时输出第一触发信号;计时电路,用于对相位差维持恒定的时长进行计时,在计时超过设定阈值时输出第二触发信号;锁存电路,用于接收到第一触发信号和第二触发信号时,输出锁相锁定时的状态信号。通过状态监测电路接入锁相的反馈时钟和参考时钟,监测两种时钟的相位差变化情况,基于时钟相位检测原理,设计状态监测电路、计时电路和锁存电路相互配合,可以实时检测锁相的锁定状态且检测功耗较低,达到了大幅提升检测性能的效果
  • 环状检测电路锁相环
  • [发明专利]一种采样型鉴频鉴相器电路-CN202111331972.5在审
  • 徐豪杰;高翔 - 浙江大学
  • 2021-11-11 - 2022-03-04 - H03L7/091
  • 采用该结构的采样型鉴频鉴相锁相具有更大的频率捕捉范围以及更好的鲁棒性。同时将本发明的采样型鉴频鉴相器电路应用于采样型锁相中时,采样型锁相不需要额外的频率锁定环路来实现锁相频率锁定,同时避免了锁相在锁定过程中由于锁频环路和锁相之间的切换带来的环路扰动以及导致的环路锁定时间的增加当然该发明也可以使用在亚采样型锁相中。
  • 一种采样型鉴频鉴相器电路
  • [发明专利]锁相电路及其控制方法、雷达、车辆-CN202310204309.1在审
  • 张恒;秦屹;林建东;焦子朋;申辉;胡玉斌 - 森思泰克河北科技有限公司
  • 2023-03-06 - 2023-07-07 - H03L7/089
  • 本申请提供一种锁相电路及其控制方法、雷达、车辆。该锁相电路包括:鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和分频器依次连接组成的锁相环路、切换电路和控制‑计时电路;其中,控制‑计时电路分别与分频器和切换电路连接,用于判断锁相扫频状态,并根据锁相扫频状态输出控制信息以控制切换电路执行电荷泵和环路滤波器的电路状态切换操作;切换电路分别与电荷泵和环路滤波器连接,用于切换电荷泵和环路滤波器的电路状态,以调整锁相环路的电荷泵电流和环路带宽。本申请在不同扫频阶段适应调节整个锁相的电荷泵电流和的环路带宽,以满足噪声性能需求和提升雷达对高速目标的测量能力。
  • 锁相环电路及其控制方法雷达车辆
  • [发明专利]锁相频率锁定的检测方法及电路-CN200910060232.5有效
  • 武国胜;李斌 - 和芯微电子(四川)有限公司
  • 2009-08-03 - 2010-01-06 - H03L7/08
  • 本发明公开了锁相频率锁定的检测方法,是在每个信号时钟周期内,当锁相中鉴相器的输出信号UP/DN相同时,进行正向积分,当锁相中鉴相器的输出信号UP/DN存在差异时,进行负向积分,通过积分累积的值来判断锁相是否处于锁定状态;实现上述方法的锁相频率锁定电路,包括依次连接的控制逻辑模块、误差累积模块、阈值比较模块、整形输出模块,所述控制逻辑模块用于产生差分信号,误差累积模块受差分信号控制产生误差累计信号,阈值比较模块将误差累计信号与设计阈值进行比较,比较后的输出信号经过整形输出模块整形输出,得到锁相锁定的指示信号;本发明的锁相频率锁定的检测方法和电路,可有效解决检测电路可靠性不高的问题。
  • 锁相环频率锁定检测方法电路
  • [实用新型]锁相状态检测电路和锁相电路-CN202020940118.3有效
  • 彭振宇;韩智毅 - 广东华芯微特集成电路有限公司
  • 2020-05-28 - 2020-12-18 - H03L7/08
  • 本实用新型涉及一种锁相状态检测电路和锁相电路,锁相状态检测电路包括:状态监测电路,用于监测锁相的反馈时钟和参考时钟的相位差,在相位差恒定时输出第一触发信号;计时电路,用于对相位差维持恒定的时长进行计时,在计时超过设定阈值时输出第二触发信号;锁存电路,用于接收到第一触发信号和第二触发信号时,输出锁相锁定时的状态信号。通过状态监测电路接入锁相的反馈时钟和参考时钟,监测两种时钟的相位差变化情况,基于时钟相位检测原理,设计状态监测电路、计时电路和锁存电路相互配合,可以实时检测锁相的锁定状态且检测功耗较低,达到了大幅提升检测性能的效果
  • 环状检测电路锁相环
  • [实用新型]用于S波段降水粒子散射实验测量的发射电路-CN201720918953.5有效
  • 王金虎;陆传荣;蒋佳佳;王硕;张经纬;刘超;林雪飞 - 南京信息工程大学
  • 2017-07-27 - 2018-04-10 - H04B1/04
  • 本实用新型公开了一种用于S波段降水粒子散射实验测量的发射电路,包括直流稳压电路、晶振参考电路、第一锁相电路、第二锁相电路、第一射频放大器、第一低通滤波电路、带通滤波器、第二射频放大器、第三射频放大器和第二低通滤波电路;晶振参考电路与第一锁相电路和第二锁相电路连接,第一锁相电路与第一射频放大器连接,第一射频放大器依次与第一低通滤波电路、带通滤波器连接和第二射频放大器连接,第二锁相电路与第三射频放大器连接,第三射频放大器与第二低通滤波电路连接,本实用新型通过第一锁相电路产生稳定频率的射频信号,通过第二锁相电路产生稳定频率的混频本振信号,满足测量要求,输出信号稳定。
  • 用于波段降水粒子散射实验测量发射电路
  • [发明专利]快速锁定的频率源-CN202210032652.8在审
  • 涂振斌;雷鸥;马军伟;陈晓玉;杨晶晶 - 上海航天电子通讯设备研究所
  • 2022-01-12 - 2022-04-22 - H03L7/10
  • 本发明提供了一种快速锁定的频率源,包括低压差线性稳压器芯片、锁相芯片、捕获电路、滤波器、ARM芯片、射频放大器以及封装件;所述锁相芯片,用于产生预设频率的射频信号,并将所述射频信号输出至环路滤波器;所述捕获电路,用于输出预置的三角波电压,使锁相芯片输出的射频信号在锁相电路的快捕带内,帮助锁相电路快速锁定;所述环路滤波器,用于滤除所述射频信号中的高次谐波;所述射频放大器,用于实现对所述的射频信号进行放大并输出;所述低压差线性稳压器芯片,用于向所述锁相芯片、所述捕获电路和所述ARM芯片提供电能;所述ARM芯片,用于提供锁相芯片初始化程序,锁定预置的频率。
  • 快速锁定频率
  • [发明专利]一种多个小数锁相的输出相位同步电路-CN202210492889.4在审
  • 吉新村;李云云;贾栋梁;梅恬;贺宏杰 - 南京邮电大学
  • 2022-05-07 - 2022-08-16 - H03L7/085
  • 本发明公开了一种多个小数锁相的输出相位同步电路,包括参考时钟、小数值和多个小数锁相,小数锁相包括ΔΣ调制器,ΔΣ调制器包括多阶ΔΣ调制器级,且第一阶ΔΣ调制器级包括DSM1调制器和DSM2调制器;DSM1调制器的输入端连接小数值;DSM2调制器的一个输入端连接小数值,另一个输入端连接参考时钟;其中,小数锁相处于非锁定状态时,选取DSM1调制器作为第一阶ΔΣ调制器级;小数锁相处于锁定状态时,选取DSM2调制器作为第一阶ΔΣ调制器级;多个小数锁相接收的参考时钟的相位频率一致。使得多个小数锁相的输出相位保持一致,提高了电路输出相位的精确度。
  • 一种小数锁相环输出相位同步电路
  • [发明专利]一种适用于通信设备背板开销处理的时钟选择电路-CN201210239046.X有效
  • 杨虎林;陈飞月 - 烽火通信科技股份有限公司
  • 2012-07-11 - 2012-10-24 - H03L7/07
  • 本发明涉及一种适用于通信设备背板开销处理的时钟选择电路,该电路为利用单板上的现场可编程器件FPGA实现的,具备锁相失锁时自动快速复位的双锁相结构的背板开销处理的时钟选择电路。该时钟选择电路包括:第一、第二时钟丢失检测单元、第一、第二自动复位信号产生单元、第一、第二锁相复位信号产生单元、第一、第二锁相PLL单元和一个时钟选择单元MUX。本发明所述的适用于通信设备背板开销处理的时钟选择电路,解决了当需要调整背板开销时钟的相位时,使用的锁相电路在主备时钟源切换时容易失锁的问题,具备锁相失锁时自动快速复位的功能,降低对单板软件的资源需求,并能最大程度减少锁相失锁次数,提高系统的稳定性。
  • 一种适用于通信设备背板开销处理时钟选择电路
  • [发明专利]一种无线通信唤醒电路-CN201610387750.8有效
  • 王钊 - 无锡中感微电子股份有限公司
  • 2016-06-03 - 2019-05-21 - H03L7/18
  • 本申请提供了一种无线通信唤醒电路,包括:稳压器和锁相电路,所述稳压器根据唤醒(Wake)信号为所述锁相电路供电,在所述唤醒(Wake)信号为有效时,所述稳压器为所述锁相电路供电,在所述唤醒(Wake)信号为无效时,所述稳压器不给所述锁相电路供电;在处于所述唤醒(Wake)信号为有效且所述预唤醒(PreSet)信号为有效的第一时段时,所述锁相电路根据参考电压信号(VF)产生第一时钟信号,在处于所述唤醒信号为有效且所述预唤醒(PreSet)信号为无效的第二时段时,所述锁相电路根据所述锁相电路中的晶体振荡器的参考时钟产生第二时钟信号。
  • 一种无线通信唤醒电路
  • [发明专利]用于抑制锁相输出时钟杂散的控制方法及电路-CN201910577504.2有效
  • 成俊;陈婷 - 西安紫光国芯半导体有限公司
  • 2019-06-28 - 2023-07-14 - H03L7/089
  • 本发明涉及一种锁相电路,具体涉及一种用于抑制锁相输出时钟杂散的控制方法及电路;解决了现有锁相对杂散的抑制不够强,不能满足人们的需求的技术问题。本发明的技术解决方案是:一种用于抑制锁相输出时钟杂散的控制方法,包括以下步骤:1)电荷泵产生输入信号Vcp;2)使用第一低通滤波器对所述输入信号Vcp进行低通滤波处理;3)使用纹波抑制模块对低通滤波处理后的信号进行纹波抑制,输出压控振荡器的控制信号Vctrl;4)压控振荡器根据控制信号Vctrl产生输出时钟的频率,所述频率即为锁相输出时钟的频率。本发明较之现有技术,能够更好的抑制锁相输出时钟的杂散。同时本发明还提供了一种用于抑制锁相输出时钟杂散的控制电路。
  • 用于抑制锁相环输出时钟控制方法电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top