[发明专利]一种基于非极大值抑制算法的FPGA加速方法在审
申请号: | 202110017657.9 | 申请日: | 2021-01-07 |
公开(公告)号: | CN112749011A | 公开(公告)日: | 2021-05-04 |
发明(设计)人: | 杨晓成 | 申请(专利权)人: | 上海雪湖科技有限公司 |
主分类号: | G06F9/50 | 分类号: | G06F9/50;G06F5/06;G06F15/78 |
代理公司: | 上海浙晟知识产权代理事务所(普通合伙) 31345 | 代理人: | 杨小双 |
地址: | 200050 上海市*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及到点云网络技术领域,尤其涉及到一种基于非极大值抑制算法的FPGA加速方法,采用该发明的加速方案,在整个闭环过程中可以实现对任务进行分层处理,由于不同层级之间计算互不干扰,有序执行而且因为FPGA的资源可配置性高,而且采用并行流水计算的方式,相比CPU更为适合来处理这种堵塞的闭环算法,提高了整个NMS算法的输出帧率,在较少资源的使用的同时达到了很高的计算效率。 | ||
搜索关键词: | 一种 基于 极大值 抑制 算法 fpga 加速 方法 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海雪湖科技有限公司,未经上海雪湖科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/202110017657.9/,转载请声明来源钻瓜专利网。